[实用新型]苛刻环境抗辐照高速通信芯片IP核中的接收模块无效
申请号: | 200920172998.8 | 申请日: | 2009-08-21 |
公开(公告)号: | CN201477581U | 公开(公告)日: | 2010-05-19 |
发明(设计)人: | 关永;张杰;朱虹;张伟功;尚媛园;万玛宁;陈金强;毛春静;刘永梅;赵冬生;潘巍 | 申请(专利权)人: | 首都师范大学 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F5/10 |
代理公司: | 北京慧泉知识产权代理有限公司 11232 | 代理人: | 王顺荣 |
地址: | 100037 北京市海淀区西*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型一种苛刻环境抗辐照高速通信芯片IP核中的接收模块,包括4个子模块,分别为输入分析器模块、接收控制器模块、同步FIFO模块和数据分割器模块:输入分析器模块用来对接收到的字符进行分析,检测是否收到EOP、EEP等,并将接收到的串行数据转换成8位的并行数据;同时将检验“奇偶错误”的控制信号输出到苛刻环境抗辐照高速通信芯片IP核中的另一模块——错误模块;接收控制器模块用来控制对FIFO进行读写数据,检测FIFO是否已满,是否又收到数据;同步FIFO模块是同步FIFO,用来存储常字符;数据分割器模块是数据划分模块,用来将9位的数据划分为8位的数据和1位的控制位。 | ||
搜索关键词: | 苛刻 环境 辐照 高速 通信 芯片 ip 中的 接收 模块 | ||
【主权项】:
一种苛刻环境抗辐照高速通信芯片IP核中的接收模块,该接收模块包括4个子模块,分别为输入分析器模块、接收控制器模块、同步FIFO模块和数据分割器模块,其中,所述的用于对接收到的字符进行分析的输入分析器模块与所述的接受控制器模块相连;所述的用来控制FIFO读写数据,检测FIFO的接收控制器模块与所述的同步FIFO模块相连;所述的用于存储常字符的同步FIFO模块进一步与数据分割器连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于首都师范大学,未经首都师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200920172998.8/,转载请声明来源钻瓜专利网。
- 上一篇:USB接口自动切换装置
- 下一篇:存储器访问保护系统