[发明专利]一种AVS快速帧内预测方法及装置无效

专利信息
申请号: 200910099558.9 申请日: 2009-06-18
公开(公告)号: CN101646081A 公开(公告)日: 2010-02-10
发明(设计)人: 刘亮;陈日仪 申请(专利权)人: 杭州高特信息技术有限公司
主分类号: H04N7/26 分类号: H04N7/26;H04N7/50
代理公司: 浙江杭州金通专利事务所有限公司 代理人: 沈孝敬
地址: 310012浙江省杭州市西*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉公开了一种AVS快速帧内预测方法和装置,其特点是解码模块对当前子块帧码流进行解码;帧内预测模式判断模块根据解码出来的数据运算后得到当前子块帧内预测模式;帧内预测计算模块根据当前子块的帧内预测模式和存储的相邻块一行一列的样本点进行插值;IDCT/IQ模块运算出残差数据;残差叠加重构模块把插值得到的插值矩阵跟经IDCT/IQ模块得到的残差矩阵进行叠加得到最后的当前帧图象数据,并控制返回下一个块插值需要的一行一列样本点。本发明采用模块复用、模块间最大限度的并行处理等设计思想,大大提高了运算速度,非常适合用FPGA来实现。
搜索关键词: 一种 avs 快速 预测 方法 装置
【主权项】:
1、一种AVS快速帧内预测方法,其特征在于包括以下步骤:K阶哥伦布指数解码模块对当前子块帧码流进行解码得到IDCT/IQ、pred_mode_flag、intra_pred_mode和Imgx imgy slice数据;帧内预测模式判断模块根据解码出来的pred_mode_flag、intra_pred_mode和Imgx imgy slice数据运算后得到当前子块帧内预测模式;帧内预测计算模块根据当前子块的帧内预测模式和存储的相邻块一行一列的样本点进行插值;IDCT/IQ模块运算出残差数据;残差叠加重构模块把插值得到的插值矩阵跟经IDCT/IQ模块得到的残差矩阵进行叠加得到最后的当前帧图象数据,并控制返回下一个块插值需要的一行一列样本点。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州高特信息技术有限公司,未经杭州高特信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200910099558.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top