[发明专利]基于FPGA的边角块稀疏矩阵并行LU分解器无效
| 申请号: | 200910022192.5 | 申请日: | 2009-04-24 |
| 公开(公告)号: | CN101533387A | 公开(公告)日: | 2009-09-16 |
| 发明(设计)人: | 石光明;王亚南;李甫;张犁 | 申请(专利权)人: | 西安电子科技大学 |
| 主分类号: | G06F17/16 | 分类号: | G06F17/16;H04L25/02;H04B7/04;H03K19/00 |
| 代理公司: | 陕西电子工业专利中心 | 代理人: | 王品华;朱红星 |
| 地址: | 71007*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明针对边角块稀疏矩阵能够进行并行计算的特点,提供了一种基于FPGA的边角块稀疏矩阵并行LU分解器。它主要由模拟排序模块、符号分解模块和并行数值LU分解模块构成三层处理平台结构,该并行数值LU分解模块用于完成对矩阵数据进行并行LU分解,位于整个处理结构的末端;该符号分解模块用于标记矩阵中待修改元的位置,位于整个处理结构的中间端;该模拟排序算法模块用于确定矩阵的消去顺序,位于整个处理结构的最前端,所述的三个模块之间通过共用存储单元相连接。本发明具有实时并行LU分解边角块稀疏矩阵的优点,与使用并行计算机和分布式计算机相比能极大的节省开发成本,可应用于实时电子网络分析领域。 | ||
| 搜索关键词: | 基于 fpga 边角 稀疏 矩阵 并行 lu 分解 | ||
【主权项】:
1. 一种基于FPGA的边角块稀疏矩阵并行LU分解器,包括:模拟排序算法模块,用于确定边角块稀疏矩阵的消去顺序;符号分解模块,用于完成标记待修改元的位置;并行数值LU分解模块,用于完成对矩阵数据进行并行LU分解;所述的这三个子模块之间通过共用存储单元相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910022192.5/,转载请声明来源钻瓜专利网。
- 上一篇:用于固定汽车侧面气囊的托架
- 下一篇:用于冷冲模具的质量监测和故障诊断方法





