[实用新型]一种具有44个管脚的LED显示屏的控制芯片无效

专利信息
申请号: 200820123846.4 申请日: 2008-11-20
公开(公告)号: CN201323044Y 公开(公告)日: 2009-10-07
发明(设计)人: 徐微;邵寅亮;阮为 申请(专利权)人: 北京巨数数字技术开发有限公司
主分类号: G09G3/32 分类号: G09G3/32
代理公司: 暂无信息 代理人: 暂无信息
地址: 100085北京市海淀区*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种具有44个管脚的LED显示屏的控制芯片,其包括一四边形的封装体101,所述封装体101中封装设置控制电路、基片和焊盘,所述封装体101表面的任一边角上设置有标记102,以所述标记102为起点,从所述封装体101的四个侧边上引出44个管脚。本实用新型的优越性为:以提高LED屏体显示性能为出发点,使显示频率和亮度、深度的功能得以提高;对亮度进行均一化处理,使画面能够得到更好的拍摄效果;增加了级联接口检测,输入数据采用网络数据包的形式,可以避免无效数据的传输,增加了对错误数据进行识别的功能,并使数据级联传输和本地输出时的顺序更加合理,非线性亮度曲线调整可由系统根据需要定制。
搜索关键词: 一种 具有 44 管脚 led 显示屏 控制 芯片
【主权项】:
1、一种具有44个管脚的LED显示屏的控制芯片,其包括一四边形的封装体,所述封装体中封装设置控制电路、基片和焊盘,所述封装体表面的任一边角上设置有标记,其特征在于:以所述标记为起点,从所述封装体四个侧边上引出44个管脚,所述控制芯片的第一个管脚,同基片连接,接地;所述控制芯片的第二个管脚,用作全局异步复位端;所述控制芯片的第三个管脚,用于向外部级联的驱动芯片输出时钟信号;所述控制芯片的第四个管脚,用作向下一级控制芯片输出级联数据的第一个通道;所述控制芯片的第五个管脚,用作向下一级控制芯片输出级联数据的第二个通道;所述控制芯片的第六个管脚,同第三十七个管脚共同作用,用于设置扫描的方式为两扫、四扫或八扫;所述控制芯片的第七个管脚,用作向下一级控制芯片输出级联数据的第三个通道;所述控制芯片的第八个管脚,用作向下一级控制芯片输出级联数据的第四个通道;所述控制芯片的第九个管脚,用作指示级联数据包为有效输出指示信号的输出端;所述控制芯片的第十个管脚,用作测试数据输入通道;所述控制芯片的第十一个管脚,用于行选择信号的最低位;所述控制芯片的第十二个管脚,用于行选择信号的次高位;所述控制芯片的第十三个管脚,用于行选择信号的最高位;所述控制芯片的第十四个管脚,用于向其所连接的第一组驱动芯片传输数据;所述控制芯片的第十五个管脚,用于输出串行时钟;所述控制芯片的第十六个管脚,同基片连接,用于接地;所述控制芯片的第十七个管脚,作为Vcc端,用于连接电源;所述控制芯片的第十八个管脚,用于向连接的恒流驱动芯片输出使能信号;所述控制芯片的第二十个管脚,作为Vcc端,用于连接电源;所述控制芯片的第二十一个管脚,用于向其连接的第二组驱动芯片传输数据;所述控制芯片的第二十二个管脚,用于连接到一个LED指示灯,在控制芯片存在故障时,使该LED指示灯变亮;所述控制芯片的第二十三个管脚,与本级控制芯片的接地端或电源连接,用于对级联系统的输出时钟的模式进行设置;所述控制芯片的第二十四个管脚,用作上行的测试数据包的输出通道;所述控制芯片的第二十五个管脚,用于指示在时钟信号上采集到的级联数据包是否有效;所述控制芯片的第二十六管脚,用作级联数据包输入的第四个通道;所述控制芯片的第二十七个管脚,同基片连接,用于接地;所述控制芯片的第二十八个管脚,用作级联数据包输入的第三个通道;所述控制芯片的第二十九个管脚,用作级联数据包输入的第二个通道;所述控制芯片的第三十个管脚,用作级联数据包输入的第一个通道;所述控制芯片的第三十一个管脚,用作级联时钟的输入端;所述控制芯片的第三十二个管脚,作为Vcc端,用于连接电源;所述控制芯片的第三十三个管脚,同基片连接,用于接地;所述控制芯片的第三十四个管脚,与恒流驱动芯片相连接,作为故障报告通道,用于在所述驱动芯片存在故障时,报告给所述控制芯片;所述控制芯片的第三十五个管脚,用于向所连接的第三组驱动芯片传输数据;所述控制芯片的第三十六个管脚,用于对驱动芯片上的有效电平进行设置;所述控制芯片的第三十七个管脚,同第六个管脚共同作用,用于设置扫描的方式为两扫、四扫或八扫;所述控制芯片的第三十八个管脚,未定义,备用;所述控制芯片的第三十九个管脚,用于测试的同步信号的输出;所述控制芯片的第四十个管脚,用于控制所述控制芯片是否处于测试模式;所述控制芯片的第四十一个管脚,用于控制所述控制芯片是否处于SRAM测试模式;所述控制芯片的第四十二个管脚,用于设置同恒流驱动芯片之间的数据通道的有效性;所述控制芯片的第四十三个管脚,用于设置输入级联数据包的各通道的有效性;所述控制芯片的第四十四个管脚,用于给所连接的第四组驱动芯片传输数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京巨数数字技术开发有限公司,未经北京巨数数字技术开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200820123846.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top