[发明专利]一种应用于无线多媒体传感网的并行信道解码装置有效
申请号: | 200810059967.1 | 申请日: | 2008-03-05 |
公开(公告)号: | CN101388745A | 公开(公告)日: | 2009-03-18 |
发明(设计)人: | 陈晨;姜建;施玉松;万溢萍;姜华;刘海涛 | 申请(专利权)人: | 中科院嘉兴中心微系统所分中心 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L27/26 |
代理公司: | 杭州求是专利事务所有限公司 | 代理人: | 沈志良 |
地址: | 314000浙江省嘉*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种应用于无线多媒体传感网络的并行信道解码装置,包括并行解交织器,插零器,并行viterbi译码器,并串变换器。采用将串行的数据拆分成两路并行数据进行信道解码操作的思想,与传统的信道解码装置相比,在相同的工作时钟条件下,本发明的信道解码装置通过增加一个viterbi译码器的方式,将数据的吞吐率提高了一倍;在相同的数据速率的条件下,本发明的信道解码装置的工作时钟可以降低一半,根据集成电路的能耗计算公式,本发明的信道解码装置的工作能耗只有传统的信道解码装置的1/4,能有效缓解无线多媒体传感网能量受限的问题。 | ||
搜索关键词: | 一种 应用于 无线 多媒体 传感 并行 信道 解码 装置 | ||
【主权项】:
1. 一种应用于无线多媒体传感网的并行信道解码装置,其特征在于该装置包括:一个并行解交织器,一个插零器,一个并行viterb译码器,一个并串变换器;所述的并行解交织器包括一个写地址产生器,一个读地址产生器和两个大小相同的RAM;写地址产生器产生一个RAM写地址信号和一个RAM写使能信号;读地址产生器产生一个RAM读地址信号;两个RAM用于构建交织表;所述的插零器包括两个选择器和一个读使能信号发生器,在经过打孔的码流中插入零,以恢复原始码率的码流序列;读使能信号发生器产生一个读使能信号;选择器用于选择输出码字或者常数零;所述的并行viterbi译码器包括两个viterbi译码器,对经过插零的两路并行码流进行viterbi译码;所述的并串变换器将两个viterbi译码器输出的判决数据合为一路,作为解码结果输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科院嘉兴中心微系统所分中心,未经中科院嘉兴中心微系统所分中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200810059967.1/,转载请声明来源钻瓜专利网。