[发明专利]一种用于GPS接收机的数字匹配滤波器无效
申请号: | 200710018150.5 | 申请日: | 2007-06-29 |
公开(公告)号: | CN101078759A | 公开(公告)日: | 2007-11-28 |
发明(设计)人: | 强小红;周文益 | 申请(专利权)人: | 西安华迅微电子有限公司 |
主分类号: | G01S1/02 | 分类号: | G01S1/02;G01S5/14 |
代理公司: | 西安通大专利代理有限责任公司 | 代理人: | 刘国智 |
地址: | 710075陕西省*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种用于GPS接收机的数字匹配滤波器,该数字匹配滤波器包括一个串并转换电路,一个多级延时电路,一个时钟选择电路和一个相关值计算电路四部分。其中,串并转换电路和多级延时电路均由延时器构成。串并转换电路将输入的串行数据转换成并行数据,再经多级延时电路输出。相关值计算电路用于计算输入信号和本地码的相关值。计算相关值时所采用的方法是将本地码分成若干个组,以组为单位,计算各组与输入信号的部分相关值,最后再计算输入信号和本地码一个周期的相关值。 | ||
搜索关键词: | 一种 用于 gps 接收机 数字 匹配滤波器 | ||
【主权项】:
1、一种用于GPS接收机的数字匹配滤波器,其特征在于,它包括:一个由n个延时器组成的n行串并转换电路,用于将输入数据转换成n路并行数据,输入数据输入到n行串并转换电路每一行串并转换电路延时器的一个输入端;一个由m×n个延时器组成的m级延时电路,用于存储和传输每一行的并行数据;该m级延时电路连接到每一行串并转换电路延时器之后;一个n行时钟选择电路,用于选择提供驱动串并转换电路延时器和延时电路延时器的时钟脉冲;一个相关值计算电路,包括:n×(m+1)个乘法器,用于将输入数据和本地码逐比特相乘,每个乘法器输入端一端与一个延时器的输出端相连,另一端与一本地码片相连;一个加法器,用于将上述乘法器的输出进行累加,以得到部分相关值矩阵;一个相关值计算模块,用于将得到的部分相关值矩阵存储或移位后计算并得出最终的相关结果,其中n、m是自然数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安华迅微电子有限公司,未经西安华迅微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200710018150.5/,转载请声明来源钻瓜专利网。
- 上一篇:滚筒洗衣机脱水控制方法
- 下一篇:一种高效低毒阻燃的锂电池电解液及其锂电池