[发明专利]一种基于GF(2n)全串行的ECC加速器电路无效

专利信息
申请号: 200710017886.0 申请日: 2007-05-18
公开(公告)号: CN101051262A 公开(公告)日: 2007-10-10
发明(设计)人: 蒋林;谢晓燕;孙家泽 申请(专利权)人: 西安邮电学院
主分类号: G06F7/72 分类号: G06F7/72;H04L9/30
代理公司: 西安文盛专利代理有限公司 代理人: 彭冬英
地址: 710061陕*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: ECC加速器电路涉及到椭圆曲线加密系统中实现GF(2n)上的乘和加运算问题。ECC加速器电路主要解决基于GF(2n)上的乘和加运算问题,属于公钥密码系统技术领域。本发明的目的是通过精巧的体系结构完成GF(2n)上的乘和加运算问题,该发明的特点是采用二进制乘法从高位到低位的逐位相乘并取模的思想设计实现了ECC加速器电路,使得乘数寄存器由256位减少到8位,并且在一个时钟周期内完成256bit×1bit的GF(2n)乘运算(包括取模),这样既提高了运算速度,又减小了电路规模,同时解决了乘数不定长的问题。本发明主要用于解决椭圆曲线加密/解密运算过程所必须的GF(2n)上的乘和加运算问题的电路设计。
搜索关键词: 一种 基于 gf sup 串行 ecc 加速器 电路
【主权项】:
1、一种基于GF(2n)全串行的ECC加速器电路,其特征在于:包括总线控制逻辑电路、ECC控制逻辑电路和ECC运算逻辑电路三个电路单元,输入信号datain[7:0]包含数据和控制信息,连接到总线控制逻辑电路;地址信号addr[7:0]连接到总线控制逻辑电路;总线控制逻辑电路的输出包含按字节传输的被乘数md[255:0]、乘数mr[7:0]以及控制信息ecc_ctrl[7:0],其中被乘数md[255:0]按字节传输到ECC运算逻辑电路,乘数mr[7:0]连接到ECC运算逻辑电路,控制信息ecc_ctrl[7:0]连接到ECC控制逻辑电路;ECC控制逻辑电路根据输入控制信号进行处理后生成的ECC状态信号ecc_state[7:0]输出到ECC运算逻辑电路;ECC运算逻辑电路根据输入的状态信号对输入数据进行处理生成的结果信号rs[255:0]连接到总线控制逻辑电路;总线控制逻辑电路输出信号dataout[7:0];时钟信号clk、写信号wr_n、读信号rd_n、片选信号cs_n、复位信号reset_n是电路的共用输入信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安邮电学院,未经西安邮电学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710017886.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top