[发明专利]适用于高效数字信号处理的数据处理器及其方法无效
| 申请号: | 200680004467.7 | 申请日: | 2006-01-17 |
| 公开(公告)号: | CN101116053A | 公开(公告)日: | 2008-01-30 |
| 发明(设计)人: | T·L·科尔;J·尼古拉斯;W·M·约翰逊;H·库塔古洛 | 申请(专利权)人: | 先进微装置公司 |
| 主分类号: | G06F9/38 | 分类号: | G06F9/38 |
| 代理公司: | 北京纪凯知识产权代理有限公司 | 代理人: | 戈泊;程伟 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种数据处理器(200),包含处理器核心(300)、耦合至该处理器核心(300)的接口(210)、以及协处理器(coprocessor)(500)。该协处理器(500)系通过该接口(210)而耦合至该处理器核心(300)且包含第一列表内存(list memory)(522)。为响应预定指令,该处理器核心(300)通过该接口(210)提供操作数至该协处理器(500)。该协处理器(500)存储该操作数于该第一列表内存(522)内且使用多个来自该第一列表内存(522)的数值执行对应到该预定指令的运算以提供结果。 | ||
| 搜索关键词: | 适用于 高效 数字信号 处理 数据 处理器 及其 方法 | ||
【主权项】:
1.一种数据处理器(200),包含:处理器核心(300);耦合至该处理器核心(300)的接口(210);以及通过该接口(210)而耦合至该处理器核心(300)的协处理器(500),该协处理器(500)包含第一列表内存(522),其中为响应预定指令(400),该处理器核心(300)通过该接口(210)提供操作数至该协处理器(300),其中该协处理器(500)存储该操作数于该第一列表内存(522)内且使用多个来自该第一列表内存(522)的数值执行对应到该预定指令(400)的运算以提供结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于先进微装置公司,未经先进微装置公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200680004467.7/,转载请声明来源钻瓜专利网。
- 上一篇:可拆合的建筑物
- 下一篇:用于处理扁平、易碎基体的装置





