[发明专利]具有等待时间计数器的半导体器件无效
申请号: | 200610142083.3 | 申请日: | 2006-10-08 |
公开(公告)号: | CN1945737A | 公开(公告)日: | 2007-04-11 |
发明(设计)人: | 藤泽宏树 | 申请(专利权)人: | 尔必达存储器株式会社 |
主分类号: | G11C11/4076 | 分类号: | G11C11/4076 |
代理公司: | 中原信达知识产权代理有限责任公司 | 代理人: | 谷惠敏;钟强 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种用于半导体器件的等待时间计数器包括单循环信号发生器和命令延迟电路。该单循环信号发生器根据内部时钟信号周期性地产生第零至第n基信号。该命令延迟电路包括第零至第n锁存元件,而且响应第q基信号(q是整数,0≤q≤n),利用第p锁存元件(p是整数,0≤p≤n),它锁存内部命令,而且响应第r基信号(r是整数,0≤r≤n),其中如果q+s≤n,则r=q+s,而如果q+s>n,则r=q+s-(n+1),s是等于或者小于n的自然数,通过其输出对应于等待时间超时信号的锁存内部命令。 | ||
搜索关键词: | 具有 等待时间 计数器 半导体器件 | ||
【主权项】:
1.一种具有等待时间计数器的半导体器件,配置该等待时间计数器,以利用内部时钟信号,根据预定等待时间,将内部命令保存预定周期,从而产生等待时间超时信号,该等待时间计数器包括:单循环信号发生器,被配置,以根据该内部时钟信号,周期性地产生第零至第n基信号;以及命令延迟电路,包括第零至第n锁存元件,而且被配置,以响应第q基信号(q是整数,0≤q≤n),利用第p锁存元件(p是整数,0≤p≤n),锁存内部命令,而且响应第r基信号(r是整数,0≤r≤n),其中如果q+s≤n,则r=q+s,而如果q+s>n,则r=q+s-(n+1),s是等于或者小于n的自然数,通过其输出对应于等待时间超时信号的锁存内部命令。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于尔必达存储器株式会社,未经尔必达存储器株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610142083.3/,转载请声明来源钻瓜专利网。
- 上一篇:沉箱式汽车停车库
- 下一篇:喉管锥式吸油烟燃气环灶