[发明专利]用于半导体器件的测试电路和测试方法及半导体芯片有效
申请号: | 200610098455.7 | 申请日: | 2006-07-07 |
公开(公告)号: | CN101030547A | 公开(公告)日: | 2007-09-05 |
发明(设计)人: | 杉山秀俊;中岛雅夫;毛利阳幸;铃木英明 | 申请(专利权)人: | 富士通株式会社 |
主分类号: | H01L21/66 | 分类号: | H01L21/66;H01L21/82;H01L21/301;H01L27/02;H01L23/544;G01R31/00 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 | 代理人: | 宋鹤 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种用于半导体器件的测试电路,所述半导体器件具有测试模式并且切割形成于划片区域中的焊盘,其中,在对半导体器件进行测试之后关于内置存储器的信息不可读。划片PAD和划片ROM形成于晶片的切割区域中。在芯片(a)通电时,通电复位电路将复位信号传送到模式寄存器。在设定初始寄存器值为“00”之后,从模式切换端子输入模式切换信号,激活划片ROM,并且设定测试模式。在该处理中,曼彻斯特编码信号从划片PAD提供,通过从时钟分频电路提供的分频时钟译码,设定测试模式下模式寄存器中寄存器的值,并且外部复位被确立或取消。 | ||
搜索关键词: | 用于 半导体器件 测试 电路 方法 半导体 芯片 | ||
【主权项】:
1.一种用于半导体器件的测试电路,包括:焊盘,形成于半导体晶片的切割区域中;存储器件,形成于所述半导体晶片的切割区域中并且存储测试模式转换程序;以及控制电路,形成于所述半导体晶片的芯片区域中,对从所述焊盘输入的逻辑信号进行译码,并且通过存储在所述存储器件中的所述程序设定测试模式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610098455.7/,转载请声明来源钻瓜专利网。
- 上一篇:一种金属镁冶炼炉
- 下一篇:立式卷纸上光装置及其印刷系统
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造