[发明专利]码分多址系统中用于降低接收干扰的装置在审
| 申请号: | 200610023366.6 | 申请日: | 2006-01-17 |
| 公开(公告)号: | CN1801652A | 公开(公告)日: | 2006-07-12 |
| 发明(设计)人: | 师延山 | 申请(专利权)人: | 凯明信息科技股份有限公司 |
| 主分类号: | H04B1/707 | 分类号: | H04B1/707;H04J13/04 |
| 代理公司: | 上海新天专利代理有限公司 | 代理人: | 张静洁 |
| 地址: | 201108上*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明提供一种码分多址系统中用于降低接收干扰的装置,根据信号序列中干扰信号的分布信息,设置权值序列,通过对信号序列,或者本地码序列进行加权处理,计算相关结果,并对该相关结果进行归一化处理。本发明提供的码分多址系统中用于降低接收干扰的装置,简单,易于实现,充分利用了接收信号的码序列中的干扰分布信息,和对相关计算进行加权的权值的灵活设置,达到了降低接收干扰的目的。 | ||
| 搜索关键词: | 码分多址 系统 用于 降低 接收 干扰 装置 | ||
【主权项】:
1、一种码分多址系统中用于降低接收干扰的装置,其特征在于,该装置包括:信号序列模块,接收及存储了接收到的信号序列C,并按时序将C中元素输出;串联移位寄存器模块,接收来自信号序列模块的信号序列C中元素;权值系列生成模块,生成权值序列W,并对应于信号序列C在串联移位寄存器模块中存储的部分,按时序将当前计算所使用的权值序列中的部分元素并行输出;本地码序列生成模块,生成本地码序列E,并将E并行输出;相应数量的第一乘法器,计算出权值序列W中各相应元素与信号序列C当前存放在串联移位寄存器模块中的各相应元素的乘积;相应数量的第二乘法器,将上述乘积与本地码序列生成的E中各相应元素相乘后输出;第一求和模块,接收来自相应数量的第二乘法器的数据,进行求和后输出;加权相关值序列模块,接收来自第一求和模块的数据,保存为序列R;第二求和模块,接收来自权值系列生成模块的权值序列W中的元素,进行求和后输出;权值和序列模块接收来自第二求和模块的数据,保存为序列Y;最大值搜索模块,其输入端与加权相关值序列模块相连,输出端与权值和序列模块相连,并输出路径搜索结果;归一化模块,其输入端与最大值搜索模块相连,输出端输出相关结果;上层配置模块,分别连接最大值搜索模块和归一化模块。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于凯明信息科技股份有限公司,未经凯明信息科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200610023366.6/,转载请声明来源钻瓜专利网。





