[实用新型]一种高速分段电流型DAC电路无效
申请号: | 200520120209.8 | 申请日: | 2005-12-12 |
公开(公告)号: | CN2852534Y | 公开(公告)日: | 2006-12-27 |
发明(设计)人: | 刘敬波;胡江鸣;秦玲;刘茂生;王长江;姚伟;石岭;刘云 | 申请(专利权)人: | 深圳艾科创新微电子有限公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057广东省深圳市南山区高*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种高速分段电流型DAC电路,包括一基准电压产生电路,一基准电压到基准电流转换电路,一电流源矩阵,一开关阵列,一锁存器阵列,一译码电路,一非重叠时钟产生电路阵列,其特征在于电路采用“5+5”的分段方式,即高5位采用温度计译码型,低5位采用二进制权值型;基准电压产生电路的输出电压作为基准电压到基准电流转换电路的输入电压,基准电压到基准电流转换电路的输出电流作为电流源阵列比例镜像的基准电流。本实用新型所述电路可以有效的减小芯片面积,灵活调整两互补时钟的不重叠间隔,译码电路的输出通过增加延时Delay电路,调整高位温度码信号与低位二进制码信号翻转时的边沿,使其对齐。 | ||
搜索关键词: | 一种 高速 分段 电流 dac 电路 | ||
【主权项】:
1、一种高速分段电流型DAC电路,包括一基准电压产生电路,一基准电压到基准电流转换电路,一电流源矩阵,一开关阵列,一锁存器阵列,一译码电路,一非重叠时钟产生电路阵列,其特征在于,所述高速分段电流型DAC电路采用‘5+5’的分段方式,即高5位采用温度计译码型,低5位采用二进制权值型;基准电压产生电路的输出电压作为基准电压到基准电流转换电路的输入电压,基准电压到基准电流转换电路的输出电流作为电流源阵列比例镜像的基准电流,其数字输入D9~D0先通过锁存器进行数据锁存,然后进入译码电路,其输出结果H0~H30和LSB~L3经过非重叠时钟产生电路产生高位31对互补输出和低位5对互补输出,用这36对数字信号作为开关的控制信号,控制相应电流源支路电流的流向。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳艾科创新微电子有限公司,未经深圳艾科创新微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200520120209.8/,转载请声明来源钻瓜专利网。
- 上一篇:生物分解性聚合微胶粒组合物和药学组合物
- 下一篇:高效节能藕煤锅炉