[实用新型]光同步数字传输系统中的4位并行帧同步加/解扰码器无效
申请号: | 200520039528.6 | 申请日: | 2005-02-04 |
公开(公告)号: | CN2774017Y | 公开(公告)日: | 2006-04-19 |
发明(设计)人: | 王兆明 | 申请(专利权)人: | UT斯达康通讯有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 上海翼胜专利事务所 | 代理人: | 翟羽;刘大江 |
地址: | 310053浙江省杭州*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种光同步数字传输系统中的4位并行帧同步加/解扰码器由8个D触发器和5个异或门组成,其中7个带置位端S的D触发器R1、R2、R3、R4、R5、R6、R7和1个带有复位端R的D触发器R0。其逻辑表示简单,电路实现简明,推导过程简捷,并且易于后续升级;极大的降低工作频率,增强系统稳定性,便于工艺实现。本实用新型可以在线速更高的SDH/SONET帧数据处理中应用。 | ||
搜索关键词: | 同步 数字 传输 系统 中的 并行 解扰码器 | ||
【主权项】:
1.一种光同步数字传输系统中的4位并行帧同步加/解扰码器,其特征在于:包括8个D触发器和5个异或门,第1个D触发器(R0)的输入信号是第3个D触发器(R2)和第4个D触发器(R3)的输出信号经过异或门后的输出信号;第4个D触发器(R3)和第5个D触发器(R4)的输出信号经过异或门后,作为第2个D触发器(R1)的输入信号;第5个D触发器(R4)和第6个D触发器(R5)的输出信号经过异或门后,作为第3个D触发器(R2)的输入信号;第6个D触发器(R5)和第7个D触发器(R6)的输出信号经过异或门后,作为第4个D触发器(R3)的输入信号;第7个D触发器(R6)和第8个D触发器(R7)的输出信号经过异或门后,作为第5个D触发器(R4)的输入信号;第2个D触发器(R1)的输出信号作为第6个D触发器(R5)的输入信号;第3个D触发器(R2)的输出信号作为第7个D触发器(R6)的输入信号;第4个D触发器(R3)的输出信号作为第8个D触发器(R7)的输入信号;第5至第8个D触发器(R4......R7)的输出端构成了4位并行的扰码序列。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于UT斯达康通讯有限公司,未经UT斯达康通讯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200520039528.6/,转载请声明来源钻瓜专利网。