[发明专利]半导体存储器模块无效

专利信息
申请号: 200510128956.0 申请日: 2005-12-02
公开(公告)号: CN1815731A 公开(公告)日: 2006-08-09
发明(设计)人: H·鲁克鲍尔;A·巴哈;C·西歇尔特;D·萨维纳克;P·格雷戈里乌斯;P·瓦尔纳 申请(专利权)人: 因芬尼昂技术股份公司
主分类号: H01L25/00 分类号: H01L25/00;G11C7/00;G06F12/00
代理公司: 中国专利代理(香港)有限公司 代理人: 张雪梅;张志醒
地址: 德国*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种半导体存储器模块,包括多个半导体存储器芯片和将输入时钟信号和输入命令和地址信号提供给半导体存储器芯片的汇流信号线。时钟信号再生电路和寄存器电路在半导体存储器模块上布置在连接到汇流信号线的公共芯片封装体内。时钟信号再生电路和寄存器电路分别调节输入时钟信号和临时存储的输入命令和地址信号,分别将被调节的时钟信号和临时存储的命令和地址信号乘以因数1∶X,并分别向半导体存储器芯片提供被调节的时钟信号和临时存储的命令和地址信号。
搜索关键词: 半导体 存储器 模块
【主权项】:
1、一种半导体存储器模块,包括:多个半导体存储器芯片,布置于该半导体存储器模块上;多个汇流信号线,可操作地至少向半导体存储器芯片提供输入时钟信号和输入命令和地址信号;时钟信号再生电路和寄存器电路,在半导体存储器模块上布置于连接到汇流信号线的公共芯片封装体内,其中,时钟信号再生电路和寄存器电路分别调节输入时钟信号和临时存储输入命令和地址信号,分别被调节的时钟信号和临时存储的命令和地址信号乘以因数1:X,并分别将被调节的时钟信号和临时存储的命令和地址信号提供给半导体存储器芯片。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于因芬尼昂技术股份公司,未经因芬尼昂技术股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510128956.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top