[发明专利]一种利用NMOS的防静电保护结构无效

专利信息
申请号: 200510111424.6 申请日: 2005-12-13
公开(公告)号: CN1983588A 公开(公告)日: 2007-06-20
发明(设计)人: 金锋;苏庆;徐向明 申请(专利权)人: 上海华虹NEC电子有限公司
主分类号: H01L23/60 分类号: H01L23/60;H02H9/00
代理公司: 上海浦一知识产权代理有限公司 代理人: 丁纪铁
地址: 201206上*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种利用NMOS的防静电保护结构,使用NMOS作为构成静电保护电路的基本器件,其中NMOS为偶数个且至少为四个且在漏区加入场隔离下的N阱电阻;该静电保护电路中央各设置一个NMOS,其栅极并联,漏极也并联;除静电保护电路中央设置的NMOS外,其余两侧NMOS漏极与中央的NMOS的漏极并联,源极、栅极并联与中央的NMOS的栅极相连接地线;静电保护电路中央设置的NMOS源极与其余两侧并联的NMOS的衬底即寄生NPN的基极相连,当静电保护电路中央设置的NMOS寄生NPN导通泻流时,其电流也会分流到其余两侧且并联的NMOS的寄生NPN的基极,使其余两侧并联的NMOS的寄生NPN的基极与发射极正向导通。本发明解决了GGNMOS结构作为ESD保护时,保护管不能均匀导通泻流造成ESD保护能力不高的问题。
搜索关键词: 一种 利用 nmos 静电 保护 结构
【主权项】:
1、一种利用NMOS的防静电保护结构,使用NMOS作为构成静电保护电路的基本器件,其特征在于,所述NMOS为偶数个且至少为四个且在漏区加入场隔离下的N阱电阻;该静电保护电路中央各设置一个NMOS,其栅极并联,漏极也并联;除静电保护电路中央设置的NMOS外,其余两侧NMOS漏极与中央的NMOS的漏极并联,源极、栅极并联与中央的NMOS的栅极相连接地线;所述静电保护电路中央设置的NMOS源极与其余两侧并联的NMOS的衬底即寄生NPN的基极相连,当静电保护电路中央设置的NMOS寄生NPN导通泻流时,其电流也会分流到其余两侧且并联的NMOS的寄生NPN的基极,使其余两侧并联的NMOS的寄生NPN的基极与发射极正向导通。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510111424.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top