[发明专利]一种仲裁逻辑实现多CPU并行工作的安全平台的方法无效
| 申请号: | 200510110540.6 | 申请日: | 2005-11-18 |
| 公开(公告)号: | CN1968259A | 公开(公告)日: | 2007-05-23 |
| 发明(设计)人: | 周耀华 | 申请(专利权)人: | 上海吉盛网络技术有限公司 |
| 主分类号: | H04L29/06 | 分类号: | H04L29/06;H04L12/56;G06F13/16;G06F15/16 |
| 代理公司: | 上海申汇专利代理有限公司 | 代理人: | 翁若莹 |
| 地址: | 20023*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种仲裁逻辑实现多CPU并行工作的安全平台的方法所用的网络安全硬件平台设备及其架构,以及基于这种方法的多CPU的网络安全硬件平台的架构,尤其涉及一种的使用CPU系统仲裁器,配合高性能的PowerPC嵌入式处理器,实现多处理器的总线仲裁方法,可以运行Linux或Vxworks等操作系统,对网络安全数据包进行百兆线速处理,该方法可以作为防火墙、VPN、防病毒、IDS等网络安全软件系统的理想处理和承载平台,本发明的优点是性能高,实现相对简单,成本低,能对数据实现2~7层的深度分析。 | ||
| 搜索关键词: | 一种 仲裁 逻辑 实现 cpu 并行 工作 安全 平台 方法 | ||
【主权项】:
1.一种仲裁逻辑实现多CPU并行工作的安全平台的方法,其特征在于,使用 多CPU总线仲裁器,配合至少一个处理器,实现多处理器的总线仲裁方法, 其方法为: 第一步:初始状态 4)维持状态条件:总线不允许或从CPU1不请求且从CPU2不请求 总线; 5)转到第二步条件:总线允许并且从CPU1请求总线; 6)转到第四步条件:总线允许且从CPU1不请求总线且从CPU2请 求总线; 第二步:从CPU1申请总线 1)维持第二步状态:CPU应答信号有效; 2)转到第一步条件:从CPU1不请求总线; 3)转到第三步条件:CPU无应答; 第三步:从CPU1获得总线 1)维持第三步状态:CPU无应答; 2)转到第一步条件:CPU应答或从CPU1不请求总线; 第四步:从CPU2申请总线 1)维持第四步状态:CPU应答信号有效; 2)转到第一步条件:从CPU2不请求总线; 3)转到第五步条件:CPU无应答; 第五步:从CPU2获得总线 1)维持本状态:CPU无应答; 2)转到第一步条件:CPU应答或从CPU2不请求总线; 第六步:回到初始状态 1)总线不允许或从CPU1不请求且从CPU2不请求总线; 2)从CPU1不请求总线; 3)从CPU2不请求总线; 4)CPU应答或从CPU1不请求总线; 5)CPU应答或从CPU2不请求总线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海吉盛网络技术有限公司,未经上海吉盛网络技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510110540.6/,转载请声明来源钻瓜专利网。





