[发明专利]VME总线与DSP处理器的数据通信电路无效

专利信息
申请号: 200510083982.6 申请日: 2005-07-18
公开(公告)号: CN1713165A 公开(公告)日: 2005-12-28
发明(设计)人: 段巍;赵晓坦;梁静;成小瑛;李凡;李崇坚;孙伟;王成胜;黄哲 申请(专利权)人: 北京金自天正智能控制股份有限公司
主分类号: G06F13/40 分类号: G06F13/40;G06F15/167
代理公司: 北京永创新实专利事务所 代理人: 周长琪
地址: 100070北*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种VME总线与DSP处理器的数据通信电路,VME总线的地址线经地址驱动器后与双口RAM存储器的左端地址线联接,VME总线的数据线经数据驱动器后与双口RAM存储器左端数据线联接,VME总线的控制线经总线端逻辑控制芯片后与双口RAM存储器左端控制线联接;DSP处理器的地址线与双口RAM存储器的右端地址线联接,DSP处理器的数据线与双口RAM存储器的右端数据线联接,DSP处理器的控制线经处理器端逻辑控制芯片后与双口RAM存储器的右端控制线联接,系统电源提供5V的电压给双口RAM存储器。本发明的数据通信电路通过共享存储器的方式实现了VME总线控制系统和处理器之间的数据通信,数据传输准确快速,成本低廉。
搜索关键词: vme 总线 dsp 处理器 数据通信 电路
【主权项】:
1、一种VME总线与DSP处理器的数据通信电路,其特征在于:由VME总线芯片(1)、DSP处理器(3)、双口RAM存储器(2)、处理器端逻辑控制芯片(9)、总线端逻辑控制芯片(8)、地址驱动器和数据驱动器构成,VME总线芯片(1)的地址线经地址驱动器后与双口RAM存储器(2)的左端地址线联接,VME总线芯片(1)的数据线经数据驱动器后与双口RAM存储器(2)左端数据线联接,VME总线芯片(1)的控制线经总线端逻辑控制芯片(8)后与双口RAM存储器(2)左端控制线联接;DSP处理器(3)的地址线与双口RAM存储器(2)的右端地址线联接,DSP处理器(3)的数据线与双口RAM存储器(2)的右端数据线联接,DSP处理器(3)的控制线经处理器端逻辑控制芯片(9)后与双口RAM存储器(2)的右端控制线联接;地址驱动器由第一地址驱动器(6)和第二地址驱动器(7)组成,数据驱动器由第一数据驱动器(4)和第二数据驱动器(5)组成;系统电源提供5V的电压给双口RAM存储器(2)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京金自天正智能控制股份有限公司,未经北京金自天正智能控制股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510083982.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top