[发明专利]用于编码数据的电路及方法和数据记录器无效
| 申请号: | 200510073919.4 | 申请日: | 2005-05-23 |
| 公开(公告)号: | CN1700333A | 公开(公告)日: | 2005-11-23 |
| 发明(设计)人: | 冈本实幸;夫马正人;富泽真一郎;野吕聪;妹尾秀满 | 申请(专利权)人: | 三洋电机株式会社 |
| 主分类号: | G11B20/10 | 分类号: | G11B20/10;H03M13/00;G06F11/10 |
| 代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 陈瑞丰 |
| 地址: | 日本国*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 提供一种数据编码电路,即使通过减少访问存储器的访问次数,在低运行时钟频率的存储器的情况下也能保证记录操作具有实时性,同时减小功率消耗和存储器成本。在写入存储器(101)之前,来自主机的数据被输入EDC运算电路(110)和扰码运算电路(111)被处理,PI运算电路(104)和PO运算电路(105)把纠错码加入到由扰码运算电路(111)写入存储器(101)的数据中。因此,有可能省略当数据被从主机写入存储器时存储器的访问及当数据被从存储器读到EDC运算单元时存储器的访问,从而有可能减少存储器的运行时钟频率。 | ||
| 搜索关键词: | 用于 编码 数据 电路 方法 记录器 | ||
【主权项】:
1、一种数据编码电路,包括:EDC运算单元,用于把检错码加入到数据中;扰码运算单元,用于对已经由EDC运算单元加入了检错码的数据进行扰码;PI运算单元,用于把PI方向的纠错码加入到由扰码运算单元扰码过的数据中;PO运算单元,用于把PO方向的纠错码加入到由扰码运算单元扰码过的数据中;存储器,用来根据运行时钟写/读数据,其特征在于,来自主机的数据,在把该数据写入存储器之前,被输入到EDC运算单元和扰码运算单元进行处理,然后,由PI运算单元和PO运算单元把纠错码加入到从扰码单元写入存储器的数据中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三洋电机株式会社,未经三洋电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510073919.4/,转载请声明来源钻瓜专利网。
- 上一篇:力觉赋予型输入装置
- 下一篇:快速周边组件互连装置的数据接收系统
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置





