[发明专利]半导体存储器件有效
| 申请号: | 200510062689.1 | 申请日: | 2002-11-29 |
| 公开(公告)号: | CN1674149A | 公开(公告)日: | 2005-09-28 |
| 发明(设计)人: | 奥田正树;小林広之 | 申请(专利权)人: | 富士通株式会社 |
| 主分类号: | G11C11/34 | 分类号: | G11C11/34;G11C11/407;H03K5/135 |
| 代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 付建军 |
| 地址: | 日本*** | 国省代码: | 日本;JP |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一个相位调节电路使外部时钟信号延迟预定的量,以产生一个被调节时钟信号。相位比较器把外部时钟信号的相位与该被调节时钟信号的相位相比较,输出一个相位调节信号,以调节相位调节电路的延迟时间。数据输出电路把读取数据与该被调节时钟信号同步地输出到数据端。数据输入电路与该被调节时钟信号相同步接收提供到该数据端的写入数据。当写入数据的输入和读取数据的输出相继执行时,写入数据的输入操作和读取数据的输入操作之间的切换控制仅仅必需在一个时钟周期内完成。时钟周期可以被减小到上述切换控制所需的时间。结果,该外部时钟信号的最大频率可以增加。 | ||
| 搜索关键词: | 半导体 存储 器件 | ||
【主权项】:
1.一种半导体存储器件,其中包括:具有存储单元的存储单元阵列;相位调节电路,用于使外部时钟信号延迟预定的时间,以产生一个被调节的时钟信号;相位比较器,用于把所述外部时钟信号的相位与所述被调节的时钟信号的相位相比较,并且根据该比较结果输出一个相位调节信号,以调节所述相位调节电路的延迟时间;数据输出电路,用于把来自所述存储单元阵列的读取数据与所述被调节时钟信号同步地输出到数据端;以及数据输入电路,用于与所述被调节的时钟信号同步地接收写入到所述存储单元阵列的写入数据,所述写入数据还被提供到所述数据端;用于接收命令信号的外部端子,所述外部端子使所述被调节时钟信号的相位偏移;以及可变延迟电路,用于根据提供所述命令信号改变将由所述相位比较器所比较的所述外部时钟信号和所述被调节时钟信号之一的相位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200510062689.1/,转载请声明来源钻瓜专利网。
- 上一篇:垂直结构的半导体芯片或器件(包括高亮度LED)
- 下一篇:可俯卧使用的枕头





