[发明专利]一种内存访问信息实时捕获装置及访存信息捕获方法有效

专利信息
申请号: 200510008612.6 申请日: 2005-02-28
公开(公告)号: CN1828550A 公开(公告)日: 2006-09-06
发明(设计)人: 李磊;陈明宇;曹政;樊建平 申请(专利权)人: 中国科学院计算技术研究所
主分类号: G06F11/34 分类号: G06F11/34
代理公司: 北京泛华伟业知识产权代理有限公司 代理人: 高存秀
地址: 100080北京*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种内存访问信息实时捕获装置及访存信息捕获方法,该装置包括内存信号捕获逻辑单元、数据缓冲区单元、高速数据接口单元、嵌入式处理器单元及配置缓冲区单元,这些逻辑单元利用高速IO、大容量RAM和嵌入式处理器,实现高速内存接口和数据发送接口,并对数据进行预处理,所述内存访问信息实时捕获装置接收内存控制器信号。由于采用了并联的DDR内存接口作为捕获接口,以高速FIFO和高速IO进行数据存储、传送,由操作系统补丁和工具软件作为支持实现的。本发明所提供的装置能够在不修改原有系统硬件、对系统性能影响很小的情况下,实现实时、高速的访存信息捕获。
搜索关键词: 一种 内存 访问 信息 实时 捕获 装置 方法
【主权项】:
1、一种内存访问信息实时捕获,包括内存信号捕获逻辑单元10、数据缓冲区单元20、高速数据接口单元30、嵌入式处理器单元40及配置缓冲区单元50;这些逻辑单元利用高速IO、大容量RAM和嵌入式处理器,实现高速内存接口和数据收发接口,并对数据进行预处理,所述内存访问信息实时捕获装置接收内存控制器信号;其中,内存信号捕获逻辑单元10实现了JEDEC DDR RAM规范的子集,对DDR内存的命令进行解析,对地址和数据进行识别和捕获;数据缓冲区单元20包括高速FIFO缓冲区和相关控制逻辑,内存信号捕获逻辑单元10将捕获的信息写入该FIFO;FIFO提供空、满、计数器,供流量控制使用;高速数据接口单元30用于将数据送往主机,或者接收主机传来的控制和配置命令传给配置缓冲区单元50;配置缓冲区单元50通过内存信号捕获逻辑单元10接收捕获规则,用以对信息进行过滤,并将过滤后的信息传给内存信号捕获逻辑单元10。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200510008612.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top