[发明专利]使用可进行高精度频率调制的谱扩散方式的时钟发生电路无效

专利信息
申请号: 200410059791.1 申请日: 2004-06-23
公开(公告)号: CN1574641A 公开(公告)日: 2005-02-02
发明(设计)人: 荒木雅宏;林千惠子 申请(专利权)人: 株式会社瑞萨科技;株式会社瑞萨LSI设计
主分类号: H03L7/099 分类号: H03L7/099;H03L7/08
代理公司: 中国专利代理(香港)有限公司 代理人: 刘宗杰;叶恺东
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 在该谱扩散时钟发生电路中,DLL电路(8)使来自VCO(7)的振荡时钟信号(CLKO)延迟,输出相位各不相同的10个延迟时钟信号(CLKD1~CLKD10)。选择器(9)从10个延迟时钟信号(CLKD1~CLKD10)中选择任一个并输出选择时钟信号(CLKS)。控制电路(3)控制选择器(9)的信号选择动作。反馈分频电路(10)按分频比N对选择时钟信号(CLKS)进行分频,生成比较时钟信号(CLKC)。由此,可以微调比较时钟信号(CLKC)的相位。进而,可以实现能进行高精度频率调制的谱扩散时钟发生电路。
搜索关键词: 使用 进行 高精度 频率 调制 扩散 方式 时钟 发生 电路
【主权项】:
1、一种使用了谱扩散方式的时钟发生电路,其特征在于:具有与接收的基准时钟信号同步、生成将上述基准时钟信号倍频后的振荡时钟信号的内部时钟发生电路,上述内部时钟发生电路包括:比较上述基准时钟信号和内部生成的比较时钟信号的相位,并输出与比较结果对应的相位差信号的相位比较电路;根据上述相位差信号生成上述振荡时钟信号的振荡电路;使上述振荡时钟信号延迟并生成相位各不相同的多个延迟时钟信号的延迟电路;从上述多个延迟时钟信号中选择任一个进行输出的选择电路,以及按照预定的分频比对上述选择电路的输出信号进行分频,生成上述比较时钟信号的分频电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技;株式会社瑞萨LSI设计,未经株式会社瑞萨科技;株式会社瑞萨LSI设计许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200410059791.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top