[发明专利]容错计算机控制系统无效
申请号: | 200410043045.3 | 申请日: | 2004-01-20 |
公开(公告)号: | CN1550988A | 公开(公告)日: | 2004-12-01 |
发明(设计)人: | 托马斯·迈克尔·塞勒 | 申请(专利权)人: | 超级计算系统股份公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 郭思宇 |
地址: | 瑞士韦*** | 国省代码: | 瑞士;CH |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种容错计算机控制系统,包含几个计算机(P0、P1、P2),该计算机冗余工作并以从传感器(S0、S1、S2)和输入装置(V0、V1)得到的标记为基础控制致动器(A0、A1、A2)。由每台计算机发射的每个数据项通过不同的通讯路径同时发送到每个致动器,这样在正常操作中,每个致动器通过不同的路径接收每个数据项。甚至在出现故障的情况下该系统仍能完全发挥作用,而不需要数据项的任何改线发送,这使得系统更容易设计、分析和测试,从而提高了它的可靠性。 | ||
搜索关键词: | 容错 计算机 控制系统 | ||
【主权项】:
1.一种容错计算机控制系统,该系统包括:多个冗余的数据源(P0、P1、P2),用于生成至少部分冗余的数据项,多个数据接收器(A0、A1、A2),用于接收冗余的数据项并将它们组合成一个容错数据项;一个转换组件(SU0、SU1、SU2),该转换组件具有多个输入端和输出端,其中每个输入端与一个数据源(P0、P1、P2)或一个输出端连接,每个输出端与一个输入端或一个数据接收器(A0、A1、A2)连接,每个数据接收器(A0、A1、A2)通过独立的接收器通信链路(LPiAk)与至少两个输出端连接,其中该转换组件(SU0、SU1、SU2)适合于通过至少两条不同的接收器通信链路(LPiAk)将任何一个所说数据源(P0、P1、P2)与每个所说数据接收器(A0、A1、A2)连接,该计算机控制系统适合于通过至少两条不同的接收器通信链路(LPiAk)中的每一条将每个数据项从任一给定数据源(P0、P1、P2)传递给任一给定数据接收器(A0、A1、A2),这样给定的数据接收器通过至少两条接收器通信链路(LPiAk)接收到相同的数据项。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于超级计算系统股份公司,未经超级计算系统股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200410043045.3/,转载请声明来源钻瓜专利网。
- 上一篇:用于显示乐谱的装置与计算机程序
- 下一篇:定影装置