[发明专利]消除高速数字电路串扰的差分对排列方式无效
| 申请号: | 200310112334.X | 申请日: | 2003-11-22 |
| 公开(公告)号: | CN1619714A | 公开(公告)日: | 2005-05-25 |
| 发明(设计)人: | 林有旭;叶尚苍 | 申请(专利权)人: | 鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司 |
| 主分类号: | H01B13/04 | 分类号: | H01B13/04;H01R13/648;H01R24/00 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 518109广东省深圳市*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种消除高速数字电路串扰的差分对排列方式,包括第一差分对和第二差分对,每组差分导线均系由两根差导线组成。该第一差分对和第二差分对呈几何多边形排列,其排列形状有多种组合变化形式,并且相互作用的差分对之间设有接地层,用于减小来自彼此的串绕,其中,第一差分对和第二差分对均可作为干扰源或被干扰对象。通过恰当的位置排配,差分对中干扰源作用于被干扰对象上的串扰可以被消减至最小甚至为零。 | ||
| 搜索关键词: | 消除 高速 数字电路 排列 方式 | ||
【主权项】:
1.一种消除高速数字电路串扰的差分对排列方式,包括:一第一差分对,所述的第一差分对进一步由第一差分导线和第二差分导线组成;一第二差分对,所述的第二差分线进一步由第三差分导线和第四差分导线组成;一第一接地层;其特征在于:所述的第一差分对和所述的第二差分对呈几何多边形排列,所述的第一接地层与所述的第一差分对处于高速数字电路的不同布线层,并且位于所述的第一差分对的第一差分导线与第二差分导线的正下方。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司,未经鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310112334.X/,转载请声明来源钻瓜专利网。





