[发明专利]地址复用逻辑实现与SDRAM兼容的方法有效
| 申请号: | 200310102354.9 | 申请日: | 2003-10-27 |
| 公开(公告)号: | CN1612108A | 公开(公告)日: | 2005-05-04 |
| 发明(设计)人: | 李友谊;方卫峰;牛从亮;马全红 | 申请(专利权)人: | 华为技术有限公司 |
| 主分类号: | G06F12/00 | 分类号: | G06F12/00;G06F1/04 |
| 代理公司: | 北京德琦知识产权代理有限公司 | 代理人: | 王丽琴 |
| 地址: | 518129广东省*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明涉及一种地址复用逻辑实现与SDRAM兼容的方法,处理器向地址复用逻辑送控制字,使地址复用逻辑能兼容各种驱动方式的SDRAM。包括:处理器根据SDRAM的驱动方式选取控制字序列码,选取的控制字序列码与当前SDRAM的驱动方式相对应;处理器在时钟信号的同步控制下,将序列码写入地址复用逻辑单元;地址复用逻辑单元判断接收的序列码是否与序列码期待值匹配,匹配时选择与该序列码期待值对应的SDRAM的驱动方式,并按该驱动方式对处理器输出的线性地址进行行、列地址复用处理,不匹配时保持原SDRAM的驱动方式,如默认的一种驱动方式。时钟信号和序列码信号分别通过处理器上的两通用管脚引线至地址复用逻辑单元。本发明方法可应用在任何使用了处理器、存储器的环境中。 | ||
| 搜索关键词: | 地址 逻辑 实现 sdram 兼容 方法 | ||
【主权项】:
1.一种地址复用逻辑实现与SDRAM兼容的方法,由地址复用逻辑单元对处理器输出的线性地址进行地址信号分割,将分出的行、列复用地址送SDRAM,其特征在于在进行地址信号分割前还执行以下处理步骤:A.处理器根据SDRAM的驱动方式选取控制字序列码,选取的控制字序列码与当前SDRAM的驱动方式相对应;B.处理器在时钟信号的同步控制下,将控制字序列码写入地址复用逻辑单元;C.地址复用逻辑单元判断接收的控制字序列码是否与序列码期待值匹配,匹配时选择与该控制字序列码对应的SDRAM的驱动方式,并按该驱动方式对处理器输出的线性地址进行行、列地址复用处理,不匹配时保持原SDRAM的驱动方式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200310102354.9/,转载请声明来源钻瓜专利网。





