[发明专利]快速乘法电路无效
| 申请号: | 03816217.2 | 申请日: | 2003-04-24 |
| 公开(公告)号: | CN1666173A | 公开(公告)日: | 2005-09-07 |
| 发明(设计)人: | 埃里克·霍斯泰德 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F7/52 | 分类号: | G06F7/52 |
| 代理公司: | 北京英特普罗知识产权代理有限公司 | 代理人: | 齐永红 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 利用中间积生成器可以实现两个操作数的快速乘法,所述中间积生成器由乘数的多个多位段中的每一个段生成一个中间积。由于和现有系统相比建立了较少的中间积,因而对中间积求和更快了,所以最终乘积的生成变快了。在一个实施方案中,所使用的中间积生成器具有用于存储被乘数值(“A”)、A移位后的值和3A值的寄存器。一系列多路复用器和一个反相器可以由这些寄存器中的数据生成中间积值。这个实施方案对被乘数的四位段是有用的。 | ||
| 搜索关键词: | 快速 乘法 电路 | ||
【主权项】:
1.一种中间积生成器,包括:第一寄存器,用于存储已被移位1位的被乘数值A,第二寄存器,用于存储已被移位2位的所述被乘数值A,第三寄存器,用于存储3A值,第一多路复用器,具有与所述被乘数值A的源以及所述第一、第二和第三寄存器相耦合的输入端,反相器,具有与所述第一多路复用器的输出端相耦合的输入端,以及第二多路复用器,具有与所述第一多路复用器的输出端以及所述反相器的输出端相耦合的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/03816217.2/,转载请声明来源钻瓜专利网。





