[发明专利]基于数字锁相环的去抖电路有效
| 申请号: | 01126960.X | 申请日: | 2001-09-30 |
| 公开(公告)号: | CN1409490A | 公开(公告)日: | 2003-04-09 |
| 发明(设计)人: | 马侠;龙姿平 | 申请(专利权)人: | 深圳市中兴通讯股份有限公司上海第二研究所 |
| 主分类号: | H03L7/06 | 分类号: | H03L7/06;H04L7/02 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 20023*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种基于数字锁相环(100)的去抖电路,包括,FIFO和数字锁相环(100)数字锁相环(100)包括32倍频电路,输入时钟沿检测电路(202),鉴相器(200),向上/向下记数器,加/减脉冲电路,除2电路,除16电路(201)和输出时钟沿检测电路(203);32倍频电路将外部输入的低频系统时钟进行32倍频,作为参考时钟;输入时钟沿检测电路(202)的输入为写时钟信号,输出为写时钟相位检测后的信号;输出时钟沿检测电路(203)的输入为读时钟信号,输出为读时钟相位检测后的信号;鉴相器(200)的输入为读、写时钟的沿检测信号,输出为超前滞后允许信号;本发明能实现抖动的去除,低频去抖效果非常好,且相对模拟方法稳定性好,锁定和跟踪特性好,电路可靠性高,便于集成。 | ||
| 搜索关键词: | 基于 数字 锁相环 电路 | ||
【主权项】:
1、一种基于数字锁相环(100)的去抖电路,包括,FIFO:其输入信号为外部输入的写时钟,外部输入的数据及锁相环输出的读时钟,去除抖动的信号后从FIFO中输出;FIFO还输出两个控制信号向数字锁相环(100)报告其存储状态即快满和快空状态;其特征在于,还包括:数字锁相环(100):用来提供窄带滤波,以得到一个比较干净,抖动很小的时钟;所述锁相环(100)的输入为外部写时钟,输出为读时钟;所述数字锁相环(100)通过读时钟和写时钟的相位比较来调整读时钟的相位,使其与写时钟同步,这样经过锁相环输出的读时钟再将输入的数据从FIFO中的取出时,将会获得时钟和数据的抖动都大大减小的信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴通讯股份有限公司上海第二研究所,未经深圳市中兴通讯股份有限公司上海第二研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/01126960.X/,转载请声明来源钻瓜专利网。





