[发明专利]一种基于PCIe的报文传输方法、装置、设备及存储介质在审
| 申请号: | 202211069160.2 | 申请日: | 2022-09-02 |
| 公开(公告)号: | CN115495406A | 公开(公告)日: | 2022-12-20 |
| 发明(设计)人: | 李宏伟 | 申请(专利权)人: | 深圳市楠菲微电子有限公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42 |
| 代理公司: | 深圳利联知识产权代理事务所(普通合伙) 44866 | 代理人: | 张海涛 |
| 地址: | 518000 广东省深圳市南山区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 pcie 报文 传输 方法 装置 设备 存储 介质 | ||
1.一种基于PCIe的报文传输方法,其特征在于,所述方法包括:
步骤S1:复制内存中报文的地址信息和头部信息,将所述报文的地址信息和头部信息组成指令;
步骤S2:存储所述报文的地址信息和头部信息组成的所述指令;
步骤S3:接收通过PCIe总线接口传输的访问信息,根据所述访问信息通过PCIe总线接口发送存储的所述指令至硬件,所述硬件解析并执行所述指令。
2.根据权利要求1所述的一种基于PCIe的报文传输方法,其特征在于,所述步骤S3中根据所述访问信息发送所述指令至硬件,包括:
构造物理地址连续的第一存储地址;
将所述物理地址的基地址、所述第一存储地址的长度信息配置至所述硬件,在所述硬件端生成对应的第二存储地址;
更新所述指令至构造的物理地址连续的第一存储地址中,更新所述存储地址的写指针至所述硬件,所述硬件根据检测到的所述写指针,读取所述指令至所述第二存储地址。
3.根据权利要求2所述的一种基于PCIe的报文传输方法,其特征在于,所述将所述物理地址的基地址、所述存储地址的长度信息配置至所述硬件,在所述硬件端生成对应的存储地址之后,还包括:
查询所述硬件中所述第二存储地址的读指针;
比较所述第一存储地址的写指针和所述第二存储地址的读指针,获取所述第二存储地址的信用信息。
4.根据权利要求1所述的一种基于PCIe的报文传输方法,其特征在于,所述步骤S3中根据所述访问信息发送所述指令至硬件,包括:
将存储的所述指令通过PCIe总线接口发送至所述硬件的指令接口,所述指令接口中包含指令的第三存储地址。
5.根据权利要求1所述的一种基于PCIe的报文传输方法,其特征在于,所述步骤S3之后,还包括:
建立第四存储地址,接收所述硬件解析并执行所述指令之后的反馈数据,将所述反馈数据存储于所述第四存储地址。
6.根据权利要求1-5任一项所述的一种基于PCIe的报文传输方法,其特征在于,所述地址信息、所述头部信息和所述指令储存于内存的不连续地址中。
7.根据权利要求1-5任一项所述的一种基于PCIe的报文传输方法,其特征在于,所述步骤S2之后,所述步骤S3之前,还包括:
监测所述指令的数量是否达到设置的阈值,若所述指令数量超过所述阈值,执行步骤S3。
8.一种基于PCIe的报文传输装置,其特征在于,所述装置包括:
指令组成模块,用于复制内存中报文的地址信息和头部信息,将所述报文的地址信息和头部信息组成指令;
缓存模块,用于存储所述报文的地址信息和头部信息组成的所述指令;
指令发送模块,用于接收通过PCIe总线接口传输的访问信息,根据所述访问信息通过PCIe总线接口发送所述指令至硬件,所述硬件解析并执行所述指令。
9.一种终端设备,所述终端设备包括:
存储器:用于存储计算机程序;
处理器:用于执行所述计算机程序以实现如权利要求1-7任一项所述的基于PCIe的报文传输方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-7任一项所述的基于PCIe的报文传输方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市楠菲微电子有限公司,未经深圳市楠菲微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211069160.2/1.html,转载请声明来源钻瓜专利网。





