[发明专利]一种高精度低抖动延时脉冲发生器有效
| 申请号: | 202110174819.X | 申请日: | 2021-02-09 |
| 公开(公告)号: | CN112968690B | 公开(公告)日: | 2022-12-23 |
| 发明(设计)人: | 马雷;陈泽洋;王笑晗 | 申请(专利权)人: | 天津大学 |
| 主分类号: | H03K5/15 | 分类号: | H03K5/15 |
| 代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘子文 |
| 地址: | 300072*** | 国省代码: | 天津;12 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 高精度 抖动 延时 脉冲 发生器 | ||
1.一种高精度低抖动延时脉冲发生器,其特征在于,包括外部触发输入接口、细延时模块、串口通信模块以及利用FPGA内部资源构建的TDC(Time to digital converter)模块、抖动补偿模块、粗延时模块、Nios II软核处理器;所述外部触发输入接口用于接收外部触发信号;所述TDC模块与所述外部触发输入接口和抖动补偿模块相连接,用于测量出外部触发信号与时钟信号之间的时间间隔;所述抖动补偿模块用于将TDC模块测量结果与用户设定的延时进行处理,得出最终延时值;所述粗延时模块用于对外部触发信号进行粗略延时,输出粗延时脉冲;所述细延时模块用于对经过粗延时的脉冲进行细延时;用户将设定的延时信息通过所述串口通信模块发送到FPGA内部的粗延时模块和TDC模块;所述Nios II软核处理器与串口通信模块、抖动补偿模块、粗延时模块相连接,Nios II软核处理器用于将用户设定的信息进行处理,并将处理的延时信息传递到指定的模块,TDC模块配合抖动补偿模块能够将粗延时模块的抖动降低至500ps。
2.如权利要求1所述的高精度低抖动延时脉冲发生器,其特征在于,所述粗延时模块分别与Nios II软核处理器模块、抖动补偿模块、细延时模块相连接。
3.如权利要求1所述的高精度低抖动延时脉冲发生器,其特征在于,所述抖动补偿模块分别与Nios II软核处理器、TDC模块、细延时模块、粗延时模块相连接。
4.如权利要求1所述的高精度低抖动延时脉冲发生器,其特征在于,上位机通过串口通信模块与Nios II软核处理器进行通信。
5.如权利要求1所述的高精度低抖动延时脉冲发生器,其特征在于,细延时模块通过专用延时细腻片构建,串口通信模块通过CP2102构建。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110174819.X/1.html,转载请声明来源钻瓜专利网。





