[实用新型]一种控制PCIE板卡上电时序的结构有效
| 申请号: | 202023080966.0 | 申请日: | 2020-12-18 |
| 公开(公告)号: | CN213518246U | 公开(公告)日: | 2021-06-22 |
| 发明(设计)人: | 韩大峰;刘铁军;陈三霞 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
| 主分类号: | G06F13/40 | 分类号: | G06F13/40 |
| 代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 黄晓燕 |
| 地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 控制 pcie 板卡 时序 结构 | ||
1.一种控制PCIE板卡上电时序的结构,其特征在于,包括金手指(1),其中,
所述金手指(1)的3.3V引脚经二极管(2)电性连接RTC电路(3);
所述金手指(1)的3.3V引脚电性连接延时电路(4);
所述金手指(1)的12V引脚电性连接第一DC-DC转换模块(5);
所述延时电路(4)电性连接所述第一DC-DC转换模块(5)的使能端口;
所述第一DC-DC转换模块(5)电性连接第二DC-DC转换模块(6)。
2.根据权利要求1所述的控制PCIE板卡上电时序的结构,其特征在于,所述延时电路(4)采用ADM1086延时芯片,所述ADM1086延时芯片采用SC70封装。
3.根据权利要求2所述的控制PCIE板卡上电时序的结构,其特征在于,所述金手指(1)的3.3V引脚电性连接两个第一分压电阻,所述ADM1086延时芯片的Vin端口电性连接两个所述第一分压电阻之间,所述ADM1086延时芯片的Vcc端口和ENin端口电性连接所述金手指(1)的3.3V引脚,所述ADM1086延时芯片GND端口接地,所述ADM1086延时芯片的CEXT端口连接接地的电容,所述ADM1086延时芯片的ENout端口电性连接所述第一DC-DC转换模块(5)的使能端口。
4.根据权利要求3所述的控制PCIE板卡上电时序的结构,其特征在于,所述电容的容值其中T延时为要求的延时时间。
5.根据权利要求1所述的控制PCIE板卡上电时序的结构,其特征在于,所述第一DC-DC转换模块(5)为12V转3.3V电压调节器,所述第一DC-DC转换模块(5)的输出端电性连接两个第二分压电阻,所述第一DC-DC转换模块(5)的输出端电性连接所述第二DC-DC转换模块(6)的输入,所述第二DC-DC转换模块(6)的使能端口连接于两个所述第二分压电阻之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202023080966.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种5G城市智慧路灯
- 下一篇:商超用的电子秤保护移动装置





