[实用新型]时序控制电路及驱动芯片有效
| 申请号: | 202022977459.0 | 申请日: | 2020-12-08 |
| 公开(公告)号: | CN214203167U | 公开(公告)日: | 2021-09-14 |
| 发明(设计)人: | 王晴;王维祎 | 申请(专利权)人: | 昆山龙腾光电股份有限公司 |
| 主分类号: | G09G3/34 | 分类号: | G09G3/34 |
| 代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;马陆娟 |
| 地址: | 215301 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 时序 控制电路 驱动 芯片 | ||
本实用新型公开了一种时序控制电路及驱动芯片。根据本实用新型实施例的时序控制电路包括第一控制单元,与公共电压信号输入端相连接以接收公共电压信号,与使能信号输入端相连接以接收使能信号;以及驱动单元,与所述公共电压信号输入端相连接以接收所述公共电压信号,与所述第一控制单元相连接以接收所述使能信号,其中,所述第一控制单元接收到所述公共电压信号时,所述使能信号输入端通过所述第一控制单元与所述驱动单元电连接。根据本实用新型实施例的时序控制电路及驱动芯片,能够避免输入信号的时序错误导致的背光异常。
技术领域
本实用新型涉及显示技术领域,特别涉及一种时序控制电路及驱动芯片。
背景技术
在显示技术领域,点亮模组背光需要前端送给LED驱动芯片(LED Diver)的时序满足VESA(Video Electronics Standards Association,视频电子标准协会)标准。
正常驱动LED Diver的信号有公共电压(VLED)信号、使能(LED_EN)信号、占空比(PWM)信号。图1示出了根据VESA标准的时序图。如图1所示,VESA标准定义的信号时序需要满足公共电压信号不晚于占空比信号,且占空比信号不晚于使能信号(VLED≥PWM≥LED_EN)。如果输入的信号错误时序,不满足上述时序标准,将导致背光不亮。
因此,希望能有一种新的时序控制电路及驱动芯片,能够克服上述问题。
实用新型内容
鉴于上述问题,本实用新型的目的在于提供一种时序控制电路及驱动芯片,从而避免了输入信号的时序错误导致的背光异常。
根据本实用新型的一方面,提供一种时序控制电路,包括:
第一控制单元,与公共电压信号输入端相连接以接收公共电压信号,与使能信号输入端相连接以接收使能信号;以及
驱动单元,与所述公共电压信号输入端相连接以接收所述公共电压信号,与所述第一控制单元相连接以接收所述使能信号,
其中,所述第一控制单元接收到所述公共电压信号时,所述使能信号输入端通过所述第一控制单元与所述驱动单元电连接。
优选地,所述第一控制单元包括:
第一开关管,所述第一开关管的第一通路端与所述使能信号输入端相连接;所述第一开关管的第二通路端与所述驱动单元相连接;所述第一开关管的控制端与所述公共电压信号输入端相连接,
其中,所述第一开关管导通时,所述使能信号输入端与所述驱动单元电连接。
优选地,所述时序控制电路还包括分压电路,所述分压电路包括:
第一电阻,所述第一电阻的第一端与所述公共电压信号输入端相连接;所述第一电阻的第二端分别与所述第一开关管的控制端和所述第二电阻的第一端相连接;
第二电阻,所述第二电阻的第一端与所述第一电阻的第二端相连接;所述第二电阻的第二端接地。
优选地,所述时序控制电路还包括:
第二控制单元,与占空比信号输入端相连接以接收占空比信号,并与所述第一控制单元相连接以接收所述使能信号;
第三控制单元,所述驱动单元通过所述第三控制单元与所述公共电压信号输入端相连接,以接收输入公共电压信号,所述第三控制单元还与所述使能信号输入端相连接以接收所述使能信号;
其中,所述驱动单元与所述第二控制单元相连接以接收所述占空比信号;
所述第二控制单元接收到所述使能信号时,所述占空比信号输入端通过所述第二控制单元与所述驱动单元电连接。
优选地,所述第二控制单元包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山龙腾光电股份有限公司,未经昆山龙腾光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022977459.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种彩喷币装出盘系统
- 下一篇:二氧化碳回收及分离系统





