[实用新型]一种振荡器及芯片有效
| 申请号: | 202022209604.0 | 申请日: | 2020-09-30 |
| 公开(公告)号: | CN212909481U | 公开(公告)日: | 2021-04-06 |
| 发明(设计)人: | 徐明揆;刘梦 | 申请(专利权)人: | 深圳市芯天下技术有限公司 |
| 主分类号: | H03L7/099 | 分类号: | H03L7/099 |
| 代理公司: | 佛山市海融科创知识产权代理事务所(普通合伙) 44377 | 代理人: | 陈志超;唐敏珊 |
| 地址: | 518000 广东省深圳市龙岗区横*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 振荡器 芯片 | ||
本实用新型提供一种振荡器及芯片,通过电源电压检测电路实时检测电源电压的高低,根据电源电压的高低控制NMOS的偏置电压和PMOS的偏置电压的高低,使环形振荡器的振荡频率不随电源电压的高低而变化,保证芯片的正常运行。
技术领域
本实用新型涉及模拟电路技术领域,尤其涉及的是一种振荡器及芯片。
背景技术
图1为传统的振荡器架构,由偏置电压产生电路和振荡器电路组成。由偏置电压产生电路产生一个NMOS的偏置电压和一个PMOS的偏置电压;振荡器电路的环形振荡器通过NMOS的偏置电压和PMOS的偏置电压控制振荡器的频率。
传统电路的缺点为:当电源电压变化时,NMOS的偏置电压和PMOS的偏置电压也会随之变化;当NMOS的偏置电压升高或PMOS的偏置电压下降,环形振荡器内的电流变大,充放电时间变短,即环形振荡器的周期变短;当NMOS的偏置电压下降或PMOS的偏置电压升高,环形振荡器内的电流变小,充放电时间变长,即环形振荡器的周期变长。这种振荡器架构应用在宽压的条件下,缺点会特别的明显,当电源电压波动较大时,芯片内部的振荡器周期也会发生相应的变化,这可能会导致芯片的时序发生异常。当低压时的时序满足时,高压下由于周期变短,时序可能不满足,芯片无法正常工作;当高压时的时序满足时,低压下由于周期变长,时序出现冗余,可能会导致功耗等增加。
因此,现有技术还有待改进。
发明内容
本实用新型的目的在于提供一种振荡器及芯片,旨在解决现有的振荡器的NMOS的偏置电压和PMOS的偏置电压随电源电压变化而变化,影响芯片正常运行的问题。
本实用新型的技术方案如下:一种振荡器,其中,包括:
偏置电压产生电路,用于产生NMOS的偏置电压N_BIAS和PMOS的偏置电压P_BIAS;
振荡器电路,包括环形振荡器,所述环形振荡器根据NMOS的偏置电压N_BIAS和PMOS的偏置电压P_BIAS控制自身的振荡频率;
电源电压检测电路,实时检测电源电压的高低,根据电源电压的高低控制NMOS的偏置电压N_BIAS和PMOS的偏置电压P_BIAS的高低,使环形振荡器的振荡频率不随电源电压的高低而变化;
所述电源电压检测电路与偏置电压产生电路连接,偏置电压产生电路与电源电压检测电路连接。
所述的振荡器,其中,所述电源电压检测电路包括第一电阻R1、第二电阻R2和放大器U1,所述第一电阻R1的一端连接零电位参考点,第一电阻R1的另一端与第二电阻R2一端连接,第二电阻R2另一端接地,第一电阻R1另一端和第二电阻R2一端连接后与放大器U1的正输入端连接,放大器U1的负输入端与偏置电压产生电路连接,放大器U1的输出端与偏置电压产生电路连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市芯天下技术有限公司,未经深圳市芯天下技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022209604.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种清洁剂检测装置
- 下一篇:一种可自动调节高度的增材打印测试装置





