[发明专利]一种基于FPGA和高精度延时芯片的数字信号延时方法在审
| 申请号: | 202011415964.4 | 申请日: | 2020-12-07 |
| 公开(公告)号: | CN112558519A | 公开(公告)日: | 2021-03-26 |
| 发明(设计)人: | 刘金鑫;吴军;袁晨;叶岑明;杜亚飞;杨波 | 申请(专利权)人: | 中国工程物理研究院核物理与化学研究所 |
| 主分类号: | G05B19/042 | 分类号: | G05B19/042 |
| 代理公司: | 中国工程物理研究院专利中心 51210 | 代理人: | 张晓林 |
| 地址: | 621999*** | 国省代码: | 四川;51 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 高精度 延时 芯片 数字信号 方法 | ||
1.一种基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述方法包括以下步骤:
S1:用户根据需求设置输入信号的延时时长T与延时后输出脉冲的宽度Tw;
S2:利用TDC测量输入信号相对于FPGA时钟的时间值T1;
S3:利用参数T、Tw和T1分别计算数字信号前沿或后沿的延时参数;
S4:利用步骤S3中计算的延时参数,对数字信号前沿和后沿进行延时处理;
S5:通过逻辑运算合成经过延时处理的信号前沿和后沿,获得延时和宽度均精确可调的输出脉冲。
2.根据权利要求1所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述步骤S1中参数T和Tw满足如下关系:T<Tclk×(2n-1),T+Tw<Tclk×(2n-1),其中,n为粗计数器的位数,Tclk为粗延时器的延时时钟周期。
3.根据权利要求1所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述步骤S2中的TDC为FPGA内构建的TDC和FPGA芯片外的专用TDC芯片中的任意一种。
4.根据权利要求1所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述步骤S3中信号前沿延时参数与参数T和T1相关,后沿延时参数与参数T、Tw和T1均相关。
5.根据权利要求1所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述步骤S3中计算的延时参数包括粗延时周期N和细延时码值Code两种延时参数或者粗延时周期N、中延时级数Tap和细延时码值Code三种延时参数。
6.根据权利要求1所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述步骤S4中的数字信号延时处理为信号粗延时和细延时这两种方式结合的处理,或者是粗延时、中延时和细延时三种方式结合的延时处理。
7.根据权利要求6所述的基于FPGA和高精度延时芯片的数字信号延时方法,其特征在于,所述粗延时通过FPGA中的粗延时计数器实现,所述中延时采用FPGA芯片内的受控延时单元IODELAY逻辑或FPGA芯片外的DLL芯片实现,所述细延时采用FPGA芯片外的高精度延时芯片或者FPGA芯片内的延时链资源实现。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国工程物理研究院核物理与化学研究所,未经中国工程物理研究院核物理与化学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011415964.4/1.html,转载请声明来源钻瓜专利网。





