[发明专利]存储器设备、控制存储器设备的方法和主机设备在审
| 申请号: | 202011319871.1 | 申请日: | 2020-11-23 |
| 公开(公告)号: | CN112863560A | 公开(公告)日: | 2021-05-28 |
| 发明(设计)人: | G·英特拉特 | 申请(专利权)人: | 爱德斯托科技有限公司 |
| 主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C7/20 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李艳芳;王小东 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 设备 控制 方法 主机 | ||
本发明提供了存储器设备、控制存储器设备的方法和主机设备。该控制存储器设备的方法可以包括:由存储器设备确定存储器设备处于待机模式的持续时间;响应于持续时间超过预定持续时间而将存储器设备从待机模式自动地切换到掉电模式;响应于经由接口从主机设备发信号,从掉电模式退出;当响应于来自主机设备的读取命令准备好从存储器设备输出数据时,翻转数据选通。
相关申请的交叉引用
本申请要求2019年11月26日提交的美国临时申请No.62/940,334的权益,并且该申请通过引用整体并入本文。
技术领域
本发明总体涉及半导体器件领域。更具体地说,本发明的实施方式涉及存储器设备,所述存储器设备包括易失性存储器设备和非易失性存储器设备,诸如快闪存储器设备、电阻随机存取存储器(ReRAM)和/或导电桥接RAM(CBRAM)处理和设备。
背景技术
非易失性存储器(NVM)越来越多地用于诸如固态硬盘、可移动数字图卡、汽车电子产品、家用电器等应用中。快闪存储器是当今使用的主流NVM技术。但是,快闪存储器有一些局限性,诸如相对较高的功率以及相对较慢的运行速度。微处理器性能对存储器延迟非常敏感。与微处理器相比,许多非易失性存储器设备具有相对慢的存取时间或延迟。此外,微处理器/主机与存储器之间的各种通信协议(诸如,串行外围接口(SPI))的许多实现方式可能增加比存储器阵列本身所需的延迟更多的延迟。
发明内容
本发明提供了一种控制存储器设备的方法,所述方法包括:
a)由所述存储器设备确定所述存储器设备处于待机模式的持续时间;
b)响应于所述持续时间超过预定持续时间,将所述存储器设备从所述待机模式自动地切换到掉电模式;
c)响应于经由接口从所述主机设备发信号,从所述掉电模式退出;以及
d)当响应于来自所述主机设备的读取命令而准备好从所述存储器设备输出数据时,翻转数据选通。
本发明提供了一种存储器设备,所述存储器设备包括:
a)计数器电路,所述计数器电路被配置为确定所述存储器设备处于待机模式的持续时间;
b)控制器,所述控制器被配置为响应于所述持续时间超过预定持续时间,将所述存储器设备从所述待机模式自动地切换到掉电模式;
c)所述控制器被配置为响应于经由接口从所述主机设备发信号,从所述掉电模式退出;以及
d)数据路径电路,所述数据路径电路被配置为当响应于读取命令而准备好从所述存储器设备输出数据时,翻转数据选通。
本发明提供了一种主机设备,所述主机设备包括:
a)计数器电路,所述计数器电路被配置为确定所述存储器设备处于待机模式的持续时间,其中,所述主机设备经由接口联接到所述存储器设备;
b)控制器,所述控制器被配置为响应于所述持续时间超过预定持续时间,经由所述接口向所述存储器设备发送掉电命令;
c)所述控制器被配置为向所述存储器设备发送唤醒命令,以从掉电模式退出;以及
d)数据路径电路,所述数据路径电路被配置为在所述存储器设备已经返回到所述待机模式之后,向所述存储器设备发送读取命令。
附图说明
图1是根据本发明的实施方式的示例主机和存储器设备布置的示意性框图。
图2是根据本发明的实施方式的具有数据缓冲器的示例存储器设备结构的示意性框图。
图3是根据本发明的实施方式的示例存储器设备的示意性框图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱德斯托科技有限公司,未经爱德斯托科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011319871.1/2.html,转载请声明来源钻瓜专利网。





