[发明专利]一种开关机方法、电路及电子设备有效
| 申请号: | 202011264610.4 | 申请日: | 2020-11-11 |
| 公开(公告)号: | CN112462910B | 公开(公告)日: | 2022-07-12 |
| 发明(设计)人: | 任东亮;谢长云;牟道禄 | 申请(专利权)人: | 烟台艾睿光电科技有限公司 |
| 主分类号: | G06F1/26 | 分类号: | G06F1/26;G06F1/3234 |
| 代理公司: | 北京市万慧达律师事务所 11111 | 代理人: | 陈怡 |
| 地址: | 264010 山东*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 开关机 方法 电路 电子设备 | ||
本发明公开了一种开关机方法、电路及电子设备,电路包括按键、开机控制芯片、FPGA处理器、或门电路以及电源芯片,开机控制芯片以及FPGA处理器连接在按键与或门电路之间,或门电路的输出端与电源芯片连接,该方法包括如下步骤:当按键按下时,开机控制芯片根据按键输出的信号输出对应的第一预设信号,当FPGA处理器处于开启状态时,FPGA处理器根据按键输出信号输出对应的第二预设信号,或门电路根据第一预设信号以及第二预设信号给电源芯片输出开启或关闭的信号。本发明通过开机控制芯片控制系统的开机,利用FPGA控制系统的关机,降低了系统功耗以及所占用的尺寸,同时避免了FPGA和开机控制芯片连接到同一个按键时FPGA在没有电情况下影响开机控制芯片功能的问题。
技术领域
本发明涉及电子设备技术领域,特别涉及一种开关机方法、电路及电子设备。
背景技术
现有技术中的开关机电路一般是由SoC中自带的电源管理单元(PMU模块)开机或者外挂微控制单元(MCU)。针对FPGA为处理器的产品中,由于FPGA没有内置电源管理单元(PMU),因此开关机管理需要外挂一个微控制单元。而外挂微控制单元通常会增加产品的功耗,且微控制单元具有一定的尺寸,因此对于功耗要求敏感的产品或者尺寸很小的产品,外挂MCU方案不是很合适,因此亟需提出一种新的开关机方法,以解决上述问题。
发明内容
为了解决现有技术的问题,本发明实施例提供了一种开关机方法、电路、及电子设备,以克服现有技术中在FPGA为处理器的产品中外挂微控制单元来实现电源管理功能时存在的影响产品功耗以及增加产品尺寸等问题。
为解决上述一个或多个技术问题,本发明采用的技术方案是:
第一方面,提供了一种开关机方法,所述开关机方法基于开关机电路,所述电路包括按键、开机控制芯片、FPGA处理器、或门电路以及电源芯片;其中,所述开机控制芯片以及所述FPGA处理器连接在所述按键与所述或门电路之间,所述或门电路的输出端与所述电源芯片连接,该方法包括如下步骤:
当所述按键按下时,所述开机控制芯片根据所述按键输出的信号输出对应的第一预设信号;
当所述FPGA处理器处于开启状态时,所述FPGA处理器根据所述按键输出的信号输出对应的第二预设信号;
所述或门电路根据所述第一预设信号以及所述第二预设信号给所述电源芯片输出开启或关闭的信号。
进一步的,所述开机控制芯片根据所述按键输出的信号输出对应的第一预设信号包括:
当所述开机控制芯片检测到所述按键输出下降沿且低电平持续第一时间后,所述开机控制芯片输出高电平且持续第二时间后切换为低电平。
进一步的,所述方法还包括:当所述FPGA处理器处于关闭状态时,所述FPGA处理器在完成上电初始化后持续输出高电平。
进一步的,当所述FPGA处理器处于开启状态时,所述FPGA处理器根据所述按键输出的信号输出对应的第二预设信号包括:
当所述FPGA处理器检测到所述按键输出下降沿且低电平持续第三时间后,若所述FPGA处理器接收到关机信号,则所述FPGA处理器将输出的高电平切换为低电平。
进一步的,所述或门电路根据第一预设信号以及所述第二预设信号控制所述电源芯片开启或关闭包括:
当所述第一预设信号以及所述第二预设信号至少有一个为高电平时,所述或门电路给所述电源芯片输出开启信号,当所述第一预设信号以及所述第二预设信号均为低电平时,所述或门电路给所述电源芯片输出关闭信号。
第二方面,提供了一种开关机电路,所述电路包括按键、开机控制芯片、FPGA处理器、或门电路以及电源芯片;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烟台艾睿光电科技有限公司,未经烟台艾睿光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011264610.4/2.html,转载请声明来源钻瓜专利网。





