[发明专利]半导体结构及其形成方法在审
| 申请号: | 202010760781.X | 申请日: | 2020-07-31 |
| 公开(公告)号: | CN114068481A | 公开(公告)日: | 2022-02-18 |
| 发明(设计)人: | 王楠 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司 |
| 主分类号: | H01L23/528 | 分类号: | H01L23/528;H01L23/538;H01L23/48;H01L21/768 |
| 代理公司: | 上海知锦知识产权代理事务所(特殊普通合伙) 31327 | 代理人: | 高静 |
| 地址: | 201203 上海市浦东新*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 结构 及其 形成 方法 | ||
一种半导体结构及其形成方法,方法包括:提供有栅极结构的基底,栅极结构顶部有栅极盖帽层,栅极结构两侧基底中有源漏掺杂区,基底上有底部介质层,基底包括用于形成共享接触插塞的共享接触区,位于共享接触区的源漏掺杂区为第一源漏掺杂区,剩余为第二源漏掺杂区;在底部介质层中形成与第二源漏掺杂区相连的第一源漏互连层、以及位于第一源漏互连层顶部的源漏盖帽层;在底部介质层中形成与第一源漏掺杂区相连的第二源漏互连层;形成覆盖栅极盖帽层、源漏盖帽层、第二源漏互连层和底部介质层的顶部介质层;在共享接触区中,形成贯穿顶部介质层和栅极盖帽层的共享接触插塞。本发明降低共享接触插塞的形成难度、提高半导体结构的性能。
技术领域
本发明实施例涉及半导体制造领域,尤其涉及一种半导体结构及其形成方法。
背景技术
随着集成电路制造技术的不断发展,人们对集成电路的集成度和性能的要求变得越来越高。为了提高集成度,降低成本,元器件的关键尺寸不断变小,集成电路内部的电路密度越来越大,这种发展使得晶圆表面无法提供足够的面积来制作所需要的互连线。
为了满足关键尺寸缩小过后的互连线所需,目前不同金属层或者金属层与基底的导通是通过互连结构实现的。互连结构包括互连线和形成于接触开口内的接触孔插塞。接触孔插塞与半导体器件相连接,互连线实现接触孔插塞之间的连接,从而构成电路。
晶体管结构内的接触孔插塞包括位于栅极结构表面的栅极接触孔插塞,用于实现栅极结构与外部电路的连接,还包括位于源漏掺杂区表面的源漏接触孔插塞,用于实现源漏掺杂区与外部电路的连接,还包括用于电连接栅极和源漏掺杂区的共享接触插塞(sharecontact)。
目前,为实现晶体管面积的进一步缩小,引入了有源栅极接触孔插塞(ContactOver Active Gate,COAG)工艺。与传统的栅极接触孔插塞位于隔离区域的栅极结构上方相比,COAG工艺能够把栅极接触孔插塞做到有源区(Active Area,AA)的栅极结构上方,从而进一步节省芯片的面积。
发明内容
本发明实施例解决的问题是提供一种半导体结构及其形成方法,降低共享接触插塞的形成难度的同时,提高半导体结构的性能。
为解决上述问题,本发明实施例提供一种半导体结构的形成方法,包括:提供基底,所述基底上形成有栅极结构,所述栅极结构的顶部形成有栅极盖帽层,所述栅极结构两侧的基底中形成有源漏掺杂区,所述栅极结构侧部的基底上形成有底部介质层,所述底部介质层覆盖所述栅极结构和栅极盖帽层的侧壁,其中,所述基底上用于形成电连接所述栅极结构和源漏掺杂区的共享接触插塞的区域作为共享接触区,位于所述共享接触区的所述源漏掺杂区作为第一源漏掺杂区,剩余的所述源漏掺杂区作为第二源漏掺杂区;在所述第二源漏掺杂区顶部的底部介质层中形成与所述第二源漏掺杂区相连的第一源漏互连层、以及位于所述第一源漏互连层顶部的源漏盖帽层;在所述第一源漏掺杂区顶部的底部介质层中形成与所述第一源漏掺杂区相连的第二源漏互连层;形成覆盖所述栅极盖帽层、源漏盖帽层、第二源漏互连层和底部介质层的顶部介质层;在所述共享接触区中,形成贯穿所述顶部介质层和栅极盖帽层的共享接触插塞,所述共享接触插塞电连接所述栅极结构和第二源漏互连层。
相应的,本发明实施例还提供一种半导体结构,包括:基底,所述基底上形成有栅极结构,所述栅极结构的顶部形成有栅极盖帽层,所述栅极结构两侧的基底中形成有源漏掺杂区,所述栅极结构侧部的基底上形成有底部介质层,所述底部介质层覆盖所述栅极结构和栅极盖帽层的侧壁,其中,所述基底上用于形成电连接所述栅极结构和源漏掺杂区的共享接触插塞的区域作为共享接触区,位于所述共享接触区的所述源漏掺杂区作为第一源漏掺杂区,剩余的所述源漏掺杂区作为第二源漏掺杂区;第一源漏互连层,位于所述第二源漏掺杂区顶部的底部介质层中且与所述第二源漏掺杂区相连,所述第一源漏互连层的顶部低于所述栅极盖帽层的顶部;源漏盖帽层,位于所述第一源漏互连层顶部和底部介质层围成的区域中;第二源漏互连层,贯穿所述第一源漏掺杂区顶部的底部介质层;顶部介质层,覆盖所述栅极盖帽层、源漏盖帽层、第二源漏互连层和底部介质层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司,未经中芯国际集成电路制造(上海)有限公司;中芯国际集成电路制造(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010760781.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体结构的形成方法
- 下一篇:半导体结构、形成方法以及掩膜版





