[发明专利]串行码流控制电路、方法及电子设备有效
| 申请号: | 202010505543.4 | 申请日: | 2020-06-05 |
| 公开(公告)号: | CN112004291B | 公开(公告)日: | 2022-03-25 |
| 发明(设计)人: | 刘理达 | 申请(专利权)人: | 深圳市信锐网科技术有限公司 |
| 主分类号: | H05B45/50 | 分类号: | H05B45/50 |
| 代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 胡亮;张颖玲 |
| 地址: | 518055 广东省深圳市南山区*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 串行 控制电路 方法 电子设备 | ||
1.一种串行码流控制电路,其特征在于,包括:检测电路、存储器、预处理电路和移位寄存器;其中,
所述检测电路,用于在检测到有串行码流输入时,向所述存储器输出第一控制信号,并在检测到输入的串行码流缓存至所述存储器时,向所述预处理电路输出第二控制信号;所述串行码流为发光二极管LED状态编码的串行码流;所述LED状态编码用于控制LED灯;
所述存储器,用于响应所述第一控制信号,对通过自身的第一端口输入的串行码流进行缓存;
所述预处理电路,用于响应所述第二控制信号,通过所述存储器的第二端口读取所述存储器缓存的串行码流,对读取的串行码流进行预处理,并向所述移位寄存器输出预处理后的串行码流;所述第二端口对应的数据传输速率与所述第一端口对应的数据传输速率不同;所述第二端口对应的数据传输速率满足所述移位寄存器对应的时序要求;所述预处理至少包含LED状态编码的排序处理和对齐处理;
所述移位寄存器,用于对所述预处理后的串行码流进行串并转换处理,得到多个并行的LED状态编码,并向相应的LED灯输出相应的LED状态编码。
2.根据权利要求1所述的电路,其特征在于,所述检测电路,具体用于:
检测到有至少两路串行码流输入时,分别向至少两个存储器中的每个存储器输出一个第一控制信号,并在检测到输入的至少两路串行码流中的每路串行码流均缓存至一个对应的存储器时,向所述预处理电路输出第二控制信号;
所述预处理电路,具体用于:
响应所述第二控制信号,通过所述至少两个存储器中的每个存储器的第二端口读取相应存储器缓存的串行码流,得到所述至少两个存储器缓存的至少两路串行码流,对得到的至少两路串行码流进行预处理,并向所述移位寄存器输出预处理后的串行码流;所述预处理至少包含所述得到的至少两路串行码流的合并处理以及LED状态编码的排序处理和对齐处理。
3.根据权利要求2所述的电路,其特征在于,所述检测电路,具体用于:
分别向至少两个存储器中的每个存储器输出一个第一控制信号时,根据所述输入的至少两路串行码流的输入顺序,依次向所述至少两个存储器中的每个存储器输出一个第一控制信号;依次向所述至少两个存储器中的每个存储器输出一个第一控制信号时,在检测到当前输入的串行码流缓存至一个对应的存储器时,输出下一个第一控制信号。
4.根据权利要求1所述的电路,其特征在于,所述串行码流控制电路还包括:
驱动电路,用于将所述预处理电路输出的预处理后的串行码流输出至所述移位寄存器,并在确定所述移位寄存器完成对所述预处理后的串行码流的串并转换处理时,向所述移位寄存器输出第三控制信号;
所述移位寄存器,具体用于:
响应所述第三控制信号,将所述得到的多个并行的LED状态编码中的每个LED状态编码输出至相应的输出端口,以向相应的LED灯输出相应的LED状态编码。
5.根据权利要求1至4任一项所述的电路,其特征在于,所述移位寄存器为级联的多个74HC595。
6.根据权利要求1至4任一项所述的电路,其特征在于,所述存储器为先进先出FIFO随机存取存储器RAM。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市信锐网科技术有限公司,未经深圳市信锐网科技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010505543.4/1.html,转载请声明来源钻瓜专利网。





