[发明专利]一种用于国产化芯片的DSP载波同步方法及系统在审
| 申请号: | 202010470002.2 | 申请日: | 2020-05-28 |
| 公开(公告)号: | CN111752189A | 公开(公告)日: | 2020-10-09 |
| 发明(设计)人: | 易龙强;林伟民;黄文俊 | 申请(专利权)人: | 漳州科华技术有限责任公司;科华恒盛股份有限公司 |
| 主分类号: | G05B19/042 | 分类号: | G05B19/042;H03L7/18 |
| 代理公司: | 厦门龙格专利事务所(普通合伙) 35207 | 代理人: | 娄烨明 |
| 地址: | 363000 福*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 用于 国产化 芯片 dsp 载波 同步 方法 系统 | ||
本发明公开了一种用于国产化芯片的DSP载波同步方法,该芯片包括建立通信关系的DSP主机和DSP从机,DSP主机内设有根据计数值产生第一PWM三角波的第一载波计数器,DSP从机内设有根据计数值产生第二PWM三角波的第二载波计数器;DSP主机的第一载波计数器的计数值到达零时输出第一同步信号或到达最大值时输出第二同步信号;DSP从机接收到第一同步信号或第二同步信号时,根据第一同步信号或第二同步信号以及当前第二载波计数器的计数方向调整下一个第二PWM三角波的载波周期值。相应的本发明还提供了一种国产化芯片的DSP载波同步系统。本发明的载波同步方法及系统运算简单,不占用处理器的运算能力,节约了处理器的成本。
技术领域
本发明涉及通信技术领域,具体涉及一种用于国产化芯片的DSP载波同步方法及系统。
背景技术
运用多个DSP装置实现并联系统的载波同步是数字信号处理中的一个重要运用,例如,在逆变器功率模块并机中,为了控制高频环流对电路系统产生的影响,我们往往采用载波同步方法对其进行控制。其中,载波同步(Carrier Synchronization)是指为了实现将已调制信号的频率和相位,与载波分量相同的正弦振荡分别相加的幅度解调,即实现相干解调,从而使接收端产生与发送端同频同相信号的技术和方法。
现有技术中实现并联系统载波同步的方法如下,主机发出载波同步信号,其他从机捕获该同步信号并计算出从机与主机的载波相位差,然后根据计算出的载波相位差调整自身载波周期,弥补相差,从而达到载波同步的效果,该方法需要先进行信号的调制,然后才能解调,调制与解调的步骤繁琐,且高度占用处理器的运算能力,导致处理器成本的增加。
发明内容
本发明的目的在于克服背景技术中存在的上述缺陷或问题,提供一种用于国产化芯片的DSP载波同步方法及系统,该方法及系统运算简单,不占用处理器的运算能力,节约了处理器的成本。
为达成上述目的,本发明采用如下技术方案:
一种用于国产化芯片的DSP载波同步方法,该芯片包括建立通信关系的DSP主机和DSP从机,所述DSP主机内设有根据计数值产生第一PWM三角波的第一载波计数器,所述DSP从机内设有根据计数值产生第二PWM三角波的第二载波计数器;DSP主机的第一载波计数器的计数值到达零时输出第一同步信号或到达最大值时输出第二同步信号;DSP从机接收到第一同步信号或第二同步信号时,根据第一同步信号或第二同步信号以及当前第二载波计数器的计数方向调整下一个第二PWM三角波的载波周期值。
进一步地,当DSP从机接收到第一同步信号时,若当前第二载波计数器的计数方向为向上计数,则调整下一个第二PWM三角波的载波周期值加1,若计数方向为向下计数,则调整下一个第二PWM三角波的载波周期值减1。
进一步地,当DSP从机接收到第二同步信号时,若当前第二载波计数器的计数方向为向上计数,则调整下一个第二PWM三角波的载波周期值减1,若计数方向为向下计数,则调整下一个第二PWM三角波的载波周期值加1。
进一步地,所述DSP主机上用于输出第一同步信号或第二同步信号的信号输出端口与所述DSP从机上用于接收第一同步信号或第二同步信号的信号输入端口之间信号互连。
进一步地,所述DSP主机上用于输出第一同步信号或第二同步信号的信号输出端口被配置为时间基础同步输出功能。
进一步地,所述第一同步信号和第二同步信号均为高电平信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于漳州科华技术有限责任公司;科华恒盛股份有限公司,未经漳州科华技术有限责任公司;科华恒盛股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010470002.2/2.html,转载请声明来源钻瓜专利网。





