[发明专利]存储器在审
| 申请号: | 202010466167.2 | 申请日: | 2020-05-28 |
| 公开(公告)号: | CN112652334A | 公开(公告)日: | 2021-04-13 |
| 发明(设计)人: | 李东郁 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22;G11C8/18 |
| 代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;郭放 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 | ||
1.一种存储器,包括:
第一数据总线;
第二数据总线;以及
第一存储体组、第二存储体组、第三存储体组和第四存储体组,每个存储体组包括一个或更多个存储体,
其中,所述第一存储体组至所述第四存储体组基于奇数序号的读取命令而在读取操作期间向所述第一数据总线传输读取数据,以及基于偶数序号的读取命令而在读取操作期间向所述第二数据总线传输读取数据。
2.如权利要求1所述的存储器,还包括:
总线控制电路,被配置用于控制所述第一存储体组至所述第四存储体组与所述第一数据总线和所述第二数据总线之间的耦接。
3.如权利要求2所述的存储器,还包括:
并串转换电路,被配置用于对传输到所述第一数据总线和所述第二数据总线的读取数据执行并串转换。
4.如权利要求2所述的存储器,其中,所述总线控制电路包括:
第一传输单元,被配置用于响应于第一传输信号将所述第一存储体组的读取数据传输到所述第一数据总线;
第二传输单元,被配置用于响应于第二传输信号将所述第一存储体组的读取数据传输到所述第二数据总线;
第三传输单元,被配置用于响应于第三传输信号将所述第二存储体组的读取数据传输到所述第一数据总线;
第四传输单元,被配置用于响应于第四传输信号将所述第二存储体组的读取数据传输到所述第二数据总线;
第五传输单元,被配置用于响应于第五传输信号将所述第三存储体组的读取数据传输到所述第一数据总线;
第六传输单元,被配置用于响应于第六传输信号将所述第三存储体组的读取数据传输到所述第二数据总线;
第七传输单元,被配置用于响应于第七传输信号将所述第四存储体组的读取数据传输到所述第一数据总线;以及
第八传输单元,被配置用于响应于第八传输信号将所述第四存储体组的读取数据传输到所述第二数据总线。
5.如权利要求4所述的存储器,还包括:
传输信号生成电路,被配置用于:基于第一存储体组读取信号至第四存储体组读取信号和第一存储体组引脚选通信号至第四存储体组引脚选通信号而生成所述第一传输信号至所述第八传输信号。
6.如权利要求5所述的存储器,其中,所述传输信号生成电路包括:
第一脉冲信号生成单元至第四脉冲信号生成单元,被配置用于生成第一脉冲信号至第四脉冲信号,所述第一脉冲信号至所述第四脉冲信号在所述第一存储体组读取信号至所述第四存储体组读取信号被激活时被激活;
预排序信号生成单元,被配置用于生成预排序信号,所述预排序信号具有每当所述第一脉冲信号至所述第四脉冲信号中的一个或更多个脉冲信号被激活时而被改变的逻辑电平;
第一排序信号生成单元,被配置用于生成第一排序信号,所述第一排序信号的逻辑电平与所述第一脉冲信号被激活时的所述预排序信号的逻辑电平相同;
第二排序信号生成单元,被配置用于生成第二排序信号,所述第二排序信号具有与第二脉冲信号被激活时的所述预排序信号相同的逻辑电平;
第三排序信号生成单元,被配置用于生成第三排序信号,所述第三排序信号具有与第三脉冲信号被激活时的所述预排序信号相同的逻辑电平;
第四排序信号生成单元,被配置用于生成第四排序信号,所述第四排序信号具有与所述第四脉冲信号被激活时的所述预排序信号相同的逻辑电平;
第一延迟单元至第四延迟单元,被配置用于通过使所述第一排序信号至所述第四排序信号延迟来生成第一延迟排序信号至第四延迟排序信号;以及
逻辑组合单元,被配置用于通过对所述第一延迟排序信号至所述第四延迟排序信号和所述第一存储体组引脚选通信号至所述第四存储体组引脚选通信号进行逻辑组合来生成所述第一传输信号至所述第八传输信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010466167.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电池系统及其控制方法
- 下一篇:一种蒸箱的余水处理装置及控制方法





