[发明专利]ADC失调电压和电荷注入消除技术在审
| 申请号: | 201911391768.5 | 申请日: | 2019-12-30 |
| 公开(公告)号: | CN113131932A | 公开(公告)日: | 2021-07-16 |
| 发明(设计)人: | 马松;陆宇;蒋乐乐;沈立 | 申请(专利权)人: | 海安集成电路技术创新中心;海安芯润集成电路科技有限公司;上海北京大学微电子研究院 |
| 主分类号: | H03M1/06 | 分类号: | H03M1/06 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 226602 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | adc 失调 电压 电荷 注入 消除 技术 | ||
1.一种新型全差分多阶增益ADC失调电压和电荷注入消除技术,包括多阶增量ADC积分电路、两相不交叠时钟电路、整体逻辑控制电路以及全差分低失调量化器,其特征在于可以有效的消除输入失调电压和开关注入电荷对ADC分辨率的影响,从而提高增量ADC的量化精度。
2.如权利要求1所述的发生电路,其特征在于,增量ADC积分电路采用全差分设计,可以有效抑制电源和时钟跳变对输入信号的干扰,同时还可以增加输入信号的共模抑制比。
3.如权利要求1所述的发生电路,其特征在于,将积分周期划成三个部分,利用控制信号在特定的时序周期翻转运算放大器的输入和输出,从而有效的抑制输入失调和开关电荷注入对分辨率的影响。
4.如权利要求1所述的发生电路,其特征在于,两相非交叠时钟电路产生两相非交叠时钟,减小开关活动时引入的电荷注入效应。
5.如权利要求1所述的发生电路,其特征在于,数字滤波部分在时序控制模块和时钟电路的控制下对m个量化器的输出进行滤波,产生对应的二进制输出。
6.如权利要求1所述的发生电路,其特征在于,全差分、低失调量化器可以减少电源和时钟跳变对输入信号的干扰,同时具有低失调的特性,能够减少ADC的量化误差。
7.如权利要求1所述的发生电路,其特征在于,增量ADC的阶数可以根据实际应用和量化时间要求来进行优化,理论上任意阶数都是可以的。
8.如摘要附图1所述的发生电路,其特征在于,为了表述方便,摘要附图和说明附图只是两阶全差分增量ADC示意图,权利要求适用于任意阶全差分增量ADC。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海安集成电路技术创新中心;海安芯润集成电路科技有限公司;上海北京大学微电子研究院,未经海安集成电路技术创新中心;海安芯润集成电路科技有限公司;上海北京大学微电子研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911391768.5/1.html,转载请声明来源钻瓜专利网。





