[发明专利]基于数字信号处理器的循环矩阵快速生成方法有效
| 申请号: | 201911307813.4 | 申请日: | 2019-12-18 |
| 公开(公告)号: | CN111046334B | 公开(公告)日: | 2023-10-13 |
| 发明(设计)人: | 张鹏;刘昌银;杜建和;陈远知;王晖;张勤 | 申请(专利权)人: | 中国传媒大学 |
| 主分类号: | G06F17/16 | 分类号: | G06F17/16 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 100024 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 数字信号 处理器 循环 矩阵 快速 生成 方法 | ||
1.一种基于数字信号处理器的循环矩阵快速生成方法,QC-LDPC码的生成矩阵和校验矩阵都是由b×b阶循环矩阵构成的阵列,其中,b是正整数且b=2n–1或b=2n,n≥6,该生成方法将b位生成向量填入m个32位寄存器R0、R1、……、Rm–1中,通过对该组寄存器的有效内容循环右移32位或33位可依次生成循环矩阵的第j行向量,从而得到整个循环矩阵,其中,m=2n–5,j=(32*i)mod(2n–1),i=0、1、……、b–1,mod表示取模运算。
2.如权利要求1所述的一种基于数字信号处理器的循环矩阵快速生成方法,其特征在于,当b=2n–1时,生成循环矩阵的步骤为:
第1步,初始化j=0,生成向量左对齐填充m个寄存器,不使用寄存器R0的最低位R0,0;
第2步,j增加32;
第3步,寄存器组中的有效内容循环右移32位,得到第j行向量;
第4步,若j≥2n–33,则执行下一步;否则,跳转至第2步;
第5步,若j等于(2n–33),则循环矩阵生成完毕;否则,执行下一步;
第6步,j减少(2n–33),跳转至第3步。
3.如权利要求1所述的一种基于数字信号处理器的循环矩阵快速生成方法,其特征在于,当b=2n时,生成循环矩阵的步骤为:
第1步,初始化j=0,生成向量填满m个寄存器;
第2步,j增加32;
第3步,寄存器组中的内容循环右移32位,得到第j行向量;
第4步,若j≥2n–32,则执行下一步;否则,跳转至第2步;
第5步,若j等于(2n–1),则循环矩阵生成完毕;否则,执行下一步;
第6步,j减少(2n–33);
第7步,寄存器组中的内容循环右移33位,得到第j行向量,跳转至第4步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国传媒大学,未经中国传媒大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911307813.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:喷涂夹具上料机器人
- 下一篇:一种柔性屏调节方法、电视机及存储介质





