[发明专利]一种MIPI C-PHY的信号处理系统及方法在审
| 申请号: | 201911182097.1 | 申请日: | 2019-11-27 |
| 公开(公告)号: | CN110971539A | 公开(公告)日: | 2020-04-07 |
| 发明(设计)人: | 沈利军;赵铮涛;曹绪文;晋芳铭 | 申请(专利权)人: | 安徽熙泰智能科技有限公司 |
| 主分类号: | H04L12/841 | 分类号: | H04L12/841;H04L12/26 |
| 代理公司: | 芜湖安汇知识产权代理有限公司 34107 | 代理人: | 赵中英 |
| 地址: | 241000 安徽省芜湖市芜湖长江*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 mipi phy 信号 处理 系统 方法 | ||
1.一种MIPI C-PHY的信号处理系统,其特征在于:包括FPGA单元、时钟单元、信号接收器,所述FPGA单元的输入端输入MIPI C-PHY的3-wire信号;所述时钟单元与FPGA单元连接,用于为FPGA单元提供工作时钟;所述FPGA单元对接收到的3-wire信号进行延时后送入到信号接收器的输入端,所述信号接收器接收到信号进行解码后输出。
2.如权利要求1所述的一种MIPI C-PHY的信号处理系统,其特征在于:所述FPGA单元通过计数器计数来计算对3-wire信号的延时时间。
3.如权利要求2所述的一种MIPI C-PHY的信号处理系统,其特征在于:所述FPGA通过分别控制3-wire信号中的每一路信号的延时时间来控制3-wire信号的状态变换时间。
4.如权利要求1-3任一所述的一种MIPI C-PHY的信号处理系统的处理方法,其特征在于:
FPGA接收到3-wire信号,其中3-wire信号为一个MIPI C-PHY端口的三个线路中的其中一个线路对应的信号,3-wire信号包括A、B、C三个信号;
对接收到的3-wire信号进行分析,确定A、B、C三个信号所需的延时时间;
对A、B、C三个信号做相对应的延时时间后输出。
5.如权利要求4所述的一种MIPI C-PHY的信号处理系统的处理方法,其特征在于:FPGA通过输出延时分别作用在3-wire信号中的A、B、C三个信号,从而使得A、B、C三个信号延时后进行状态切换的时间一致。
6.如权利要求4或5所述的一种MIPI C-PHY的信号处理系统的处理方法,其特征在于:所述FPGA通过分别检测A、B、C三个信号的对应状态变换的时刻,通过对A、B、C三个信号分别进行延时使得三个信号A、B、C的高低逻辑状态的变换在同一时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽熙泰智能科技有限公司,未经安徽熙泰智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911182097.1/1.html,转载请声明来源钻瓜专利网。





