[发明专利]一种基于FPGA的序列多峰值搜索排序装置有效
| 申请号: | 201910861551.X | 申请日: | 2019-09-12 |
| 公开(公告)号: | CN112486454B | 公开(公告)日: | 2023-07-11 |
| 发明(设计)人: | 赵晓明;刘彬;张小玢;高嵩;邓涛;李长存 | 申请(专利权)人: | 北京华航无线电测量研究所 |
| 主分类号: | G06F7/24 | 分类号: | G06F7/24 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 100013 *** | 国省代码: | 北京;11 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 fpga 序列 峰值 搜索 排序 装置 | ||
1.一种基于FPGA的序列多峰值搜索排序装置,其特征在于,包括峰值寄存器、标识常量寄存器、比较寄存器和处理单元;
所述峰值寄存器的数量为N,与需要搜索并排序的峰值数量相同,峰值寄存器实时存储当前已排序序列的前N个峰值,N个峰值寄存器按大小顺序排列;
所述标识常量寄存器用于存储N个峰值寄存器对应的N个峰值寄存器标识常量,标识常量的位宽为N,对于第n个峰值寄存器,其标识常量的常量值为(2^(N-n+1))-1;
所述比较寄存器数量为1;比较寄存器位宽为Nbit,位宽与峰值寄存器的个数相同,每1bit对应一个峰值寄存器;比较寄存器最高位对应N个峰值寄存器中的存储最大值的峰值寄存器,比较寄存器最低位对应N个峰值寄存器中的存储最小值的峰值寄存器,其他顺序对应;
所述处理单元使用峰值寄存器、标识常量寄存器、比较寄存器对输入序列进行多峰值搜索排序;
序列依次流水进行序列值输入,设在t时刻输入序列值i1,并行比较i1与N个峰值寄存器中的值,根据比值大小,t+1时刻将所述比较寄存器中Nbit的值更新为一个对应值j1;将所述标识常量寄存器中对应的各峰值寄存器的标识常量并行与j1进行比较,在t+2时刻完成N个峰值寄存器峰值筛选与排序更新,直至序列搜索完毕,N个峰值寄存器中存储的值即为N个峰值;
所述在t+2时刻完成N个峰值寄存器峰值筛选与排序更新,具体如下:
t+1时刻比较寄存器的值更新为j1后,将标识常量寄存器中对应的各峰值寄存器的标识常量并行与j1比较,如果第n个峰值寄存器的标识常量大于j1,则t+2时刻第n个峰值寄存器保持t+1时刻值;如果第n个峰值寄存器的标识常量等于j1,则t+2时刻第n个峰值寄存器的值更新为i1;如果第n个峰值寄存器的标识常量小于j1,则t+2时刻第n个峰值寄存器的值更新为t+1时刻峰值寄存器n-1的值。
2.根据权利要求1所述的一种基于FPGA的序列多峰值搜索排序装置,其特征在于,所述比较寄存器中Nbit的值j1获取方法如下:
对于每一个峰值寄存器,如果i1小于等于某个峰值寄存器中的值,则将比较寄存器中此峰值寄存器对应的bit的值置为0,如果i1大于某个峰值寄存器中的值,将比较寄存器中此峰值寄存器对应的bit的值置为1。
3.根据权利要求1或2所述的一种基于FPGA的序列多峰值搜索排序装置,其特征在于,所述序列值为定点值或浮点值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华航无线电测量研究所,未经北京华航无线电测量研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910861551.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:装入装置装焦炉口密封结构
- 下一篇:单臂多自由度骨折复位器





