[发明专利]一种背板系统的子板卡识别装置与方法有效

专利信息
申请号: 201910797170.X 申请日: 2019-08-27
公开(公告)号: CN110673989B 公开(公告)日: 2023-05-16
发明(设计)人: 汪冬辉;裘愉涛;黄晓明;陆承宇;王松;方芳;陈明;杨涛;孙文文;戚宣威;薛飞;段守胜;陈勇;黄志华;杜浩良 申请(专利权)人: 国网浙江省电力有限公司电力科学研究院;武汉凯默电气有限公司
主分类号: G06F11/22 分类号: G06F11/22;G06F13/40
代理公司: 浙江翔隆专利事务所(普通合伙) 33206 代理人: 张建青
地址: 310014 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 背板 系统 板卡 识别 装置 方法
【权利要求书】:

1.一种背板系统的子板卡识别方法,其特征在于,包括步骤:

步骤1、FPGA模块(2)发出卡槽地址扫描信号,通过地址总线(6)发送到各个卡槽地址模块(4);

步骤2、卡槽地址模块(4)内部配置卡槽地址,不同的卡槽地址模块(4)内配置不同的卡槽地址,卡槽地址模块(4)将卡槽地址扫描信号与其内部配置的卡槽地址进行比较:

如果一致,则使能信号为低电平,卡槽地址模块(4)将使能信号通过对应的使能信号线(8)发送到对应的子板(3)上的子板类型模块(5);

如果不一致,则使能信号为高电平,卡槽地址模块(4)将使能信号通过对应的使能信号线(8)发送到对应的子板(3)上的子板类型模块(5);

步骤3、若子板类型模块(5)收到使能信号为低电平,则将配置在子板类型模块(5)内的子板类型信号通过类型总线(7)发送到FPGA模块(2);

若子板类型模块(5)收到使能信号为高电平,则不发送子板类型信号;

步骤4、FPGA模块(2)储存卡槽地址扫描信号以及对应的子板类型信号。

2.根据权利要求1所述的一种背板系统的子板卡识别方法,其特征在于,所述的卡槽地址模块包括四个异或门、三个或门、以及四组上拉电阻和下拉电阻,所述的上拉电阻为地址上拉电阻,所述的下拉电阻为地址下拉电阻;

每组上拉电阻和下拉电阻对应一个异或门,异或门的其中一个输入端通过对应组的上拉电阻与电源连接或者通过对应组的下拉电阻与电气地连接,异或门的另一个输入端与地址总线中对应的引线连接,即异或门的输入信号为卡槽地址扫描信号对应的一个位信号,其中两个异或门的输出端分别与第一个或门的两个输入端连接,另外两个异或门的输出端分别与第二个或门的两个输入端连接,第一个或门的输出端和第二个或门的输出端分别与第三个或门的两个输入端连接;

当异或门的其中一个输入端通过对应组的上拉电阻与电源连接时,异或门的该输入端输入的为高电平,当异或门的其中一个输入端通过对应组的下拉电阻与电气地连接,异或门的该输入端输入的为低电平。

3.根据权利要求2所述的一种背板系统的子板卡识别方法,其特征在于,通过设置上拉电阻和下拉电阻设置卡槽地址,若卡槽地址与卡槽地址扫描信号一致,则第三个或门输出的使能信号为低电平;若卡槽地址与卡槽地址扫描信号不一致,则第三个或门输出的使能信号为高电平。

4.根据权利要求1所述的一种背板系统的子板卡识别方法,其特征在于,所述的子板类型模块包括四组子板类型上拉电阻、子板类型下拉电阻和4个三态门,每个三态门与一组子板类型上拉电阻和子板类型下拉电阻对应,每个三态门的输入端通过对应组的子板类型上拉电阻与电源连接或者通过对应组的子板类型下拉电阻与电气地连接;

三态门的输出端与类型总线中的对应引线连接,四个三态门的使能端均与使能信号连接,使能信号为低电平时,三态门的输入端和输出端连通;使能信号为高电平,三态门的输出端输出高阻。

5.根据权利要求4所述的一种背板系统的子板卡识别方法,其特征在于,有效表征三态门的输入端通过接地电阻连接电气地,有效表征三态门的输出端通过有效表征子板类型上拉电阻与电源连接,有效表征三态门的输出端通过类型总线与FPGA模块连接。

6.根据权利要求5所述的一种背板系统的子板卡识别方法,其特征在于,使能信号为低电平时,有效表征三态门的输入端和输出端连通,有效表征三态门的输出端为低电平,类型总线为低电平;使能信号为高电平时,有效表征三态门输出端呈高阻,类型总线为高电平。

7.根据权利要求6所述的一种背板系统的子板卡识别方法,其特征在于,通过选择子板类型上拉电阻或子板类型下拉电阻与对应的三态门的输入端连接,表征子板类型信号,四个三态门的输出端作为子板类型信号,当使能信号为低电平时,即通过类型总线将子板类型信号发送到FPGA模块;当使能信号为高电平时,即不发送子板类型信号。

8.一种采用权利要求1-7任一项所述子板卡识别方法中的背板系统的子板卡识别装置,包括设置在背板(1)上的FPGA模块(2),其特征在于,还包括多块子板(3)和设置在背板(1)上的多个卡槽,所述的子板(3)插设在对应的卡槽上,所述的背板(1)上设有与子板(3)对应的卡槽地址模块(4),各个卡槽地址模块(4)通过地址总线(6)与FPGA模块(2)连接,卡槽地址模块(4)通过使能信号线(8)与其对应的子板(3)上的子板类型模块(5)连接,子板类型模块(5)通过类型总线(7)与FPGA模块(2)连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国网浙江省电力有限公司电力科学研究院;武汉凯默电气有限公司,未经国网浙江省电力有限公司电力科学研究院;武汉凯默电气有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910797170.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top