[发明专利]一种反馈检测电路在审
| 申请号: | 201910575916.2 | 申请日: | 2019-06-28 |
| 公开(公告)号: | CN110311671A | 公开(公告)日: | 2019-10-08 |
| 发明(设计)人: | 李乾男;李敏增 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
| 主分类号: | H03K19/20 | 分类号: | H03K19/20 |
| 代理公司: | 西安智邦专利商标代理有限公司 61211 | 代理人: | 王少文 |
| 地址: | 710055 陕西省西安市高新区软件*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 采样 反馈检测电路 采样电路 采样结果 时钟校准 译码电路 写时钟 采样检测信号 反馈信号 检测信号 逻辑处理 时钟采样 时钟频率 输出采样 输出反馈 控制器 主时钟 匹配 反馈 | ||
1.一种反馈检测电路,用于写时钟到时钟校准模式,其特征在于:
包括采样电路和采样结果译码电路;
采样电路对反馈信号的状态单独采样,输出采样检测信号;
采样结果译码电路对所述采样检测信号作逻辑处理,输出反馈结果。
2.根据权利要求1所述的反馈检测电路,其特征在于:
所述反馈信号的状态为状态0或状态1;
所述采样检测信号为采样检测高信号和采样检测低信号。
3.根据权利要求2所述的反馈检测电路,其特征在于:
所述采样结果译码电路输出的反馈结果为:
采样判决高信号、采样判决低信号和采样判决亚稳态信号。
4.根据权利要求3所述的反馈检测电路,其特征在于:
采样结果译码电路包括第一两输入与门and1、and2和and3;
两输入与门and1的一个输入端接采样检测高信号,另一个输入端通过反相器接采样检测低信号,输出端输出信号采样判决高信号;
两输入与门and2的一个输入端接采样检测低信号,另一个输入端通过反相器接采样检测高信号,输出端输出采样判决低信号;
两输入与门and3的两个输入端分别接采样检测高信号和采样检测低信号,输出端输出采样判决亚稳态信号。
5.根据权利要求3所述的写反馈检测电路,其特征在于:
采样结果译码电路包括或非门nor1、nor2、nor3以及反相器inv1、inv2、inv3和inv4;
反相器inv1的输入端接采样检测高信号,反相器inv1的输出端和采样检测低信号分别接或非门nor1的两个输入端,或非门nor1的输出端输出采样判决高信号;
反相器inv2的输入端接采样检测低信号,反相器inv2的输出端和采样检测高信号分别接或非门nor2的两个输入端,或非门nor2的输出端输出采样判决低信号;
反相器inv3的输入端接采样检测高信号,反相器inv3的输出端接或非门nor3的其中一个输入端;
反相器inv4的输入端接采样检测低信号,反相器inv4的输出端接或非门nor3的另一个输入端;或非门nor3的输出端输出采样判决亚稳态信号。
6.根据权利要求1至5任一所述的反馈检测电路,其特征在于:
采样电路由第一RS锁存器和第二RS锁存器构成;
第一RS锁存器的S端接采样反馈高信号;
第二RS锁存器的S端接采样反馈低信号。
7.根据权利要求6所述的反馈检测电路,其特征在于:
RS锁存器由两个与非门构成。
8.根据权利要求6所述的反馈检测电路,其特征在于:
RS锁存器由两个或非门构成。
9.根据权利要求1至5任一所述的反馈检测电路,其特征在于:
采样电路由带复位的第一D触发器和第二D触发器构成;
第一D触发器的时钟输入端接采样反馈高信号;
第二D触发器的时钟输入端接采样反馈低信号。
10.根据权利要求1至5任一所述的反馈检测电路,其特征在于:
采样电路由带置位的第三D触发器和第四D触发器构成;
第三D触发器的时钟输入端接采样反馈高信号;
第四D触发器的时钟输入端接采样反馈低信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910575916.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:升压高速电平移位器
- 下一篇:一种低延迟的高频时钟分频电路、分频器及分频方法





