[发明专利]TBR架构的帧缓存写回方法、装置及计算机存储介质有效
| 申请号: | 201910490322.1 | 申请日: | 2019-06-06 |
| 公开(公告)号: | CN110223369B | 公开(公告)日: | 2023-06-06 |
| 发明(设计)人: | 马栋;卢通 | 申请(专利权)人: | 西安芯瞳半导体技术有限公司 |
| 主分类号: | G06T15/00 | 分类号: | G06T15/00;G06T1/60 |
| 代理公司: | 西安维英格知识产权代理事务所(普通合伙) 61253 | 代理人: | 李斌栋;沈寒酉 |
| 地址: | 710065 陕西省西安市高新区丈八*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | tbr 架构 缓存 方法 装置 计算机 存储 介质 | ||
1.一种基于分块渲染TBR架构的帧缓存写回方法,其特征在于,所述方法应用于光栅化处理单元ROP内的写回模块,所述方法包括:
按照当前图像片段帧的Tile尺寸将当前帧划分为至少一个操作Tile网格单位;其中,每个操作Tile网格单位包括至少一个子Tile网格,且每个子Tile网格包括多个Tile;
按照操作Tile网格单位的划分顺序,根据各所述操作Tile网格单位内所包含的子Tile网络的数据写入状态分别确定对各所述操作Tile网格单位是否写回;
在进行写回之前,所述方法还包括:
接收针对分块缓存Tile buffer模块的访问请求;
判断所述访问请求的类型;
相应于所述访问请求针对写入状态下的深度模板数据,则执行:
依据写入使能信号是否有效判断是否更新写入对应Tile网格的脏位:若写入,则将当前Tile网格的脏位更新为写回标识;以及,
脏位更新后,依据所述访问请求中的读取地址确定对应Tile网格坐标:若Tile网格坐标所表示的Tile网格脏位为缺省标识,则表示所述Tile网格坐标所表示的Tile网格未存储数据,使用清除值clear代替从缓存中读出的所述Tile网格坐标所表示的Tile网格数据;否则不执行清除值clear代替;以及,
根据所述访问请求中的读取数据类型判断是否为写回模块进行读取:若为写回模块进行读取,则表示所述Tile网格坐标所表示的Tile网格数据将要被写回帧缓存内,将所述Tile网格坐标所表示的Tile网格数据对应的脏位标记为缺省标识;若不为写回状态读取,则将所述Tile网格坐标所表示的Tile网格数据对应的脏位保持不变;
相应于所述访问请求针对颜色数据,则执行:
依据颜色写入使能判断是否对颜色数据的Tile网格进行更新:若写入使能有效,则将所述颜色数据的Tile网格的脏位更新为写回标识,若写入使能无效则保持所述颜色数据的Tile网格的脏位不变;以及,
读取数据时,若读取地址对应Tile网格的脏位为缺省标识,则使用清除值clear代替所述Tile网格内的颜色数据;若为写入标识,则读取分块缓存中所述Tile网格内的颜色数据;以及
如果所述Tile网格中的脏位标记为1,则对所述Tile网格不执行清除值代替。
2.根据权利要求1所述的方法,其特征在于,所述子Tile网格的Tile尺寸为2×2;所述操作Tile网格单位的Tile尺寸为4×4。
3.根据权利要求1所述的方法,其特征在于,所述按照操作Tile网格单位的划分顺序,根据各所述操作Tile网格单位内所包含的子Tile网络的数据写入状态分别确定对各所述操作Tile网格单位是否写回,包括:
按照操作Tile网格单位的划分顺序对所述操作Tile网格单位进行遍历:
针对被遍历的操作Tile网格单位,对所述被遍历的操作Tile网格单位内所包含的子Tile网格进行遍历;相应于被遍历的子Tile网格有数据写入,则将所述被遍历的子Tile网格对应的脏位由缺省标识标记为写回标识;相应于被遍历的子Tile网格无数据写入,则保持所述被遍历的子Tile网格对应的脏位为缺省标识;
当所述被遍历的操作Tile网格单位中存在脏位被标记为写回标识的子Tile网格,则确定对所述被遍历的操作Tile网格单位写回;
当所述被遍历的操作Tile网格单位中不存在脏位被标记为写回标识的子Tile网格,则确定对所述被遍历的操作Tile网格单位不写回。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安芯瞳半导体技术有限公司,未经西安芯瞳半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910490322.1/1.html,转载请声明来源钻瓜专利网。





