[发明专利]写入线电路、浮置数据线电路及其方法在审
| 申请号: | 201910451961.7 | 申请日: | 2019-05-28 |
| 公开(公告)号: | CN110660440A | 公开(公告)日: | 2020-01-07 |
| 发明(设计)人: | 曼尼什·阿若拉;廖宏仁;陈炎辉;尼基尔·普里;许育豪 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
| 主分类号: | G11C16/10 | 分类号: | G11C16/10;G11C16/30 |
| 代理公司: | 11409 北京德恒律治知识产权代理有限公司 | 代理人: | 章社杲;李伟 |
| 地址: | 中国台*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 配置 输出节点 输入节点 参考电压电平 电源电压电平 电路 第一数据 数据信号 写入线 浮置 承载 接收控制信号 参考节点 电源节点 控制信号 数据线 输出 响应 | ||
1.一种写入线电路,包括:
电源节点,被配置为承载电源电压电平;
参考节点,被配置为承载参考电压电平;
第一输入节点,被配置为接收第一数据信号;
第二输入节点,被配置为接收第二数据信号;
第三输入节点,被配置为接收控制信号;以及
输出节点,
其中,所述写入线电路被配置为响应于所述第一数据信号、所述第二数据信号和所述控制信号而执行以下的任一个:
在所述输出节点上输出所述电源电压电平或所述参考电压电平中的一个,或
使所述输出节点浮置。
2.根据权利要求1所述的写入线电路,其中,
当所述第一数据信号和所述第二数据信号具有相同的逻辑状态时,所述写入线电路被配置为使所述输出节点浮置,以及
当所述第一数据信号和所述第二数据信号具有不同的逻辑状态时,所述写入线电路被配置为在所述输出节点上输出所述电源电压电平或所述参考电压电平中的一个。
3.根据权利要求2所述的写入线电路,其中,所述相同的逻辑状态是低逻辑状态。
4.根据权利要求1所述的写入线电路,其中,所述写入线电路还包括:
反相器,响应于所述第一数据信号;以及
开关器件,与所述反相器耦合,以及
所述写入线电路被配置为通过响应于所述第二数据信号而断开所述开关器件来使所述输出节点浮置。
5.根据权利要求4所述的写入线电路,其中,所述开关器件耦合在所述反相器和所述电源节点之间。
6.根据权利要求4所述的写入线电路,其中,所述开关器件耦合在所述反相器和所述输出节点之间。
7.根据权利要求1所述的写入线电路,其中,所述写入线电路还包括耦合在所述电源节点和所述输出节点之间的第一开关器件,所述第一开关器件被配置为响应于所述控制信号而将所述输出节点与所述电源节点耦合。
8.根据权利要求7所述的写入线电路,其中,
所述控制信号是多个控制信号中的第一控制信号,所述写入线电路还包括:
第四输入节点,被配置为接收所述多个控制信号中的第二控制信号;以及
第二开关器件,与所述第一开关器件串联,所述第二开关器件被配置为响应于所述多个控制信号中的第二控制信号而将所述输出节点与所述电源节点耦合。
9.一种浮置数据线的电路,包括:
写驱动器,与存储单元阵列的区段耦合,所述写驱动器被配置为在第一输入节点处接收第一数据信号并响应于所述第一数据信号而生成数据线上的写入线信号;以及
中断电路,耦合在所述写驱动器和电源节点之间,所述电源节点被配置为承载电源电压电平,
其中,所述中断电路被配置为在第二输入节点处接收第二数据信号,并响应于所述第二数据信号而将所述写驱动器与所述电源节点断开。
10.一种浮置数据线的方法,所述方法包括:
在与所述数据线、电源节点和参考节点耦合的驱动电路的第一输入节点处接收第一数据信号;
在所述驱动电路的第二输入节点处接收第二数据信号;以及
响应于所述第一数据信号和所述第二数据信号,使用所述驱动电路将所述数据线与所述电源节点和所述参考节点断开。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910451961.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:包括页缓冲器的存储器装置
- 下一篇:存储器装置中多个块的擦除





