[发明专利]一种基于视频图形阵列VGA时序标准的图像数据生成器在审
| 申请号: | 201910168803.0 | 申请日: | 2019-03-06 |
| 公开(公告)号: | CN109981925A | 公开(公告)日: | 2019-07-05 |
| 发明(设计)人: | 陈海波 | 申请(专利权)人: | 深兰科技(上海)有限公司 |
| 主分类号: | H04N5/06 | 分类号: | H04N5/06;H04N9/04 |
| 代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 黄志华 |
| 地址: | 200336 上海市长宁区威*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 显示时序 图像数据生成器 指示信号 时序信号生成模块 视频图形阵列 列同步信号 时序标准 输出图像数据 图像生成模块 行同步信号 同步信号 图像处理 帧图像 高电 成行 验证 申请 | ||
1.一种基于视频图形阵列VGA时序标准的图像数据生成器,其特征在于,包括:
时序信号生成模块,用于生成行同步信号、列同步信号及显示时序段指示信号,其中,所述显示时序段指示信号用于表征所述行同步信号和所述列同步信号是否位于显示时序段;
图像生成模块,与所述时序信号生成模块连接,用于在所述显示时序段指示信号为高电平时,输出图像数据。
2.根据权利要求1所述的图像数据生成器,其特征在于,所述时序信号生成模块包括:
第一计数器,用于累计每一帧图像的每一行的像素点数;
第二计数器,用于累计每一帧图像的行数;
时序信号输出模块,用于在所述每一行的像素点数大于第一预设像素点数且小于第二预设像素点数,以及所述行数大于第一预设行数且小于第二预设行数时,输出高电平的显示时序段指示信号。
3.根据权利要求2所述的图像数据生成器,其特征在于,所述时序信号输出模块还用于:
在所述每一行的像素点数大于第三预设像素点时,输出高电平的列同步信号;或,
在所述行数大于第三预设行数时,输出高电平的行同步信号。
4.根据权利要求2所述的图像数据生成器,其特征在于,所述时序信号输出模块还用于:
输出列坐标信号,所述列坐标信号的值用于表征当前的输出像素点所在的列数;和/或
输出行坐标信号,所述行坐标信号的值用于表征当前的输出像素点所在的行数。
5.根据权利要求2所述的图像数据生成器,其特征在于,所述图像生成模块包括:
图像获取模块,用于读取待输出图像的数字数据,并将所述数字数据存储在二维数组中;
第三计数器,用于累计所述二维数组的地址;
图像输出模块,用于在所述显示时序段指示信号为高电平时,从所述二维数组中读取并输出与所述第三计数器的计数值对应地址中的数据;
其中,在所述显示时序段指示信号为高电平时,所述第三计数器的计数值加1。
6.根据权利要求1所述的图像数据生成器,其特征在于,所述图像数据生成器还包括:
时钟信号和复位信号模块,用于给所述图像生成模块和所述时序信号生成模块提供时钟信号和复位信号。
7.根据权利要求1所述的图像数据生成器,其特征在于,所述图像数据生成器还包括:
时序信号参数模块,用于将获取的时序信号参数发送给所述时序信号生成模块,以使所述时序信号生成模块能够生成与所述时序信号参数匹配的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深兰科技(上海)有限公司,未经深兰科技(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910168803.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:图像处理方法及装置
- 下一篇:显示装置、接收装置和方法及计算机可读存储介质





