[发明专利]在运行时期间调度操作系统内的周期性CPU核诊断在审
| 申请号: | 201811444129.6 | 申请日: | 2018-11-29 |
| 公开(公告)号: | CN109992456A | 公开(公告)日: | 2019-07-09 |
| 发明(设计)人: | C·W·史密斯;J·J·雷韦尔塔;M·D·米哈拉齐 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F11/22 | 分类号: | G06F11/22 |
| 代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 高见;张欣 |
| 地址: | 美国加利*** | 国省代码: | 美国;US |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 组处理器 周期性测试 运行时 操作系统 测试管理器 存储器存储 多核处理器 方法和装置 调度 处理器核 故障信号 诊断 网格 无线电 邻近 响应 | ||
1.一种用于调度周期性核诊断的装置,所述装置包括:
测试管理器逻辑,用于导致对第一组处理器核或第二组处理器核中的一者的周期性测试,其中所述第一组处理器核或所述第二组处理器核中的每一者包括多核处理器中的一个或多个处理器核;以及
存储器,耦合至所述测试管理器逻辑,所述存储器用于存储与对所述第一组处理器核和所述第二组处理器核的所述周期性测试相对应的信息,
其中将响应于所述周期性测试的完成在容错时间间隔FTTI之外而生成故障信号。
2.如权利要求1所述的装置,其特征在于,包括逻辑,用于至少部分地基于对所述第一组处理器核或所述第二组处理器核的所述周期性测试已完成的指示来维护存储在所述存储器中的信息。
3.如权利要求1所述的装置,其特征在于,包括逻辑,用于在对所述第一组处理器核或所述第二组处理器核的所述周期性测试完成之后读取所存储信息,以及响应于确定在所述FTTI期间已发生故障而导致所述故障信号的传输。
4.如权利要求3所述的装置,其特征在于,所述逻辑用于通过平台环境控制接口PECI来读取所存储信息。
5.如权利要求1所述的装置,其特征在于,所述FTTI与从所述一个或多个处理器核中的至少一者中的故障的发生到危险事件的发生的最小时间段相对应。
6.如权利要求1所述的装置,其特征在于,所述FTTI为大约100ms。
7.如权利要求1所述的装置,其特征在于,操作系统驱动器将包括所述测试管理器逻辑。
8.如权利要求1所述的装置,其特征在于,所述周期性测试的时段为大约30ms。
9.如权利要求1所述的装置,其特征在于,所述多核处理器能够在所述周期性测试期间同时执行多个线程。
10.如权利要求1所述的装置,其特征在于,所述多核处理器将在以下中的一者中提供:交通工具或物联网IoT设备。
11.如权利要求10所述的装置,其特征在于,所述交通工具包括以下中的一者:汽车、卡车、摩托车、飞机或直升机。
12.如权利要求1所述的装置,其特征在于,一个或多个中断信号将经由高级可编程中断控制器APIC任务优先级寄存器被路由到所述一个或多个处理器核。
13.如权利要求1所述的装置,其特征在于,单个集成电路设备包括以下中的一者或多者:所述测试管理器逻辑、所述一个或多个处理器核、以及所述存储器。
14.如权利要求1所述的装置,其特征在于,所述测试管理器逻辑用于响应于从所有测试中的处理器核接收到测试完成信号之前的时间段的期满而导致故障信号的传输。
15.如权利要求14所述的装置,其特征在于,所述时间段为大约50ms。
16.如权利要求1所述的装置,其特征在于,所述周期性测试包括至少一个基于结构的功能测试SBFT。
17.一种用于调度周期性核诊断的方法,所述方法包括:
使测试管理器逻辑执行对第一组处理器核或第二组处理器核中的一者的周期性测试,其中所述第一组处理器核或所述第二组处理器核中的每一者包括多核处理器中的一个或多个处理器核;以及
将与对所述第一组处理器核和所述第二组处理器核的所述周期性测试相对应的信息存储在存储器中,
其中响应于所述周期性测试的完成在容错时间间隔FTTI之外而生成故障信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811444129.6/1.html,转载请声明来源钻瓜专利网。





