[发明专利]用于集成电路的防止故障注入控制信号的方法及集成电路在审
| 申请号: | 201811442540.X | 申请日: | 2018-11-29 |
| 公开(公告)号: | CN111241780A | 公开(公告)日: | 2020-06-05 |
| 发明(设计)人: | 张英辉;张行健 | 申请(专利权)人: | 御芯微电子(厦门)有限公司 |
| 主分类号: | G06F30/398 | 分类号: | G06F30/398 |
| 代理公司: | 厦门市首创君合专利事务所有限公司 35204 | 代理人: | 连耀忠;李艾华 |
| 地址: | 361000 福建省*** | 国省代码: | 福建;35 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 集成电路 防止 故障 注入 控制 信号 方法 | ||
1.一种用于集成电路的防止故障注入控制信号的方法,其特征在于,将包括N(N=2)个正反器和M(M=1)个数字比较器的电路置于所述集成电路中;所述M个数字比较器的第一输入端均与由所述N个正反器输出组成的N比特二进制数相连;所述M个数字比较器的第二输入端分别与一个互不相等的N比特二进制常数相连;所述M个数字比较器的输出作为控制信号。
2.根据权利要求1所述的用于集成电路的防止故障注入控制信号的方法,其特征在于,所述正反器为D型正反器。
3.一种用于集成电路的故障注入控制信号的侦测方法,其特征在于,将包括N(N=2)个正反器和M+1(M=1)个数字比较器的电路置于所述集成电路中;所述M+1个数字比较器的第一输入端均与由所述N个正反器输出组成的N比特二进制数相连;所述M+1个数字比较器的第二输入端分别与一个互不相等的N比特二进制常数相连;其中,所述M+1个数字比较器中的一个数字比较器的第二输入端连接的N比特二进制常数为所述N个正反器重置后的输出组成的二进制常数,除该数字比较器外的其它M个数字比较器的输出作为控制信号;对所述M+1个数字比较器的输出进行或非运算,基于所述或非运算结果,判断出故障注入控制信号的侦测结果。
4.根据权利要求1所述的用于集成电路的故障注入控制信号的侦测方法,其特征在于,所述正反器为D型正反器。
5.一种集成电路,其特征在于,所述集成电路包括N(N=2)个正反器和M(M=1)个数字比较器;所述M个数字比较器的第一输入端均与由所述N个正反器输出组成的N比特二进制数相连;所述M个数字比较器的第二输入端分别与一个互不相等的N比特二进制常数相连;所述M个数字比较器的输出作为控制信号。
6.根据权利要求5所述的集成电路,其特征在于,所述正反器为D型正反器。
7.一种集成电路,其特征在于,所述集成电路包括N(N=2)个正反器和M+1(M=1)个数字比较器;所述M+1个数字比较器的第一输入端均与由所述N个正反器输出组成的N比特二进制数相连;所述M+1个数字比较器的第二输入端分别与一个互不相等的N比特二进制常数相连;其中,所述M+1个数字比较器中的一个数字比较器的第二输入端连接的N比特二进制常数为所述N个正反器重置后的输出组成的二进制常数,除该数字比较器外的其它M个数字比较器的输出作为控制信号;对所述M+1个数字比较器的输出进行或非运算,基于所述或非运算结果,判断出故障注入控制信号的侦测结果。
8.根据权利要求7所述的集成电路,其特征在于,所述正反器为D型正反器。
9.根据权利要求7所述的集成电路,其特征在于,所述集成电路还包括一或非门;对所述M+1个数字比较器的输出进行或非运算通过所述或非门实现;所述或非门的输入端与所述M+1个数字比较器的输出端分别相连;基于所述或非门的输出,判断出故障注入控制信号的侦测结果。
10.一种系统,所述系统包括根据权利要求5至6中任意一项权利要求所述的集成电路。
11.根据权利要求10所述的系统,所述系统包括芯片卡或计算系统。
12.一种系统,所述系统包括根据权利要求7至9中任意一项权利要求所述的集成电路。
13.根据权利要求12所述的系统,所述系统包括芯片卡或计算系统。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于御芯微电子(厦门)有限公司,未经御芯微电子(厦门)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811442540.X/1.html,转载请声明来源钻瓜专利网。





