[发明专利]一种数字预失真系统有效
| 申请号: | 201811125883.3 | 申请日: | 2018-09-26 |
| 公开(公告)号: | CN109150213B | 公开(公告)日: | 2020-11-10 |
| 发明(设计)人: | 任继军;刘琪;周勇敢;周子谞 | 申请(专利权)人: | 西安烽火电子科技有限责任公司 |
| 主分类号: | H04B1/04 | 分类号: | H04B1/04;H04B1/00 |
| 代理公司: | 西安睿通知识产权代理事务所(特殊普通合伙) 61218 | 代理人: | 寇兰英 |
| 地址: | 710075 陕西省西*** | 国省代码: | 陕西;61 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 数字 失真 系统 | ||
1.一种数字预失真系统,其特征在于,所述系统包括:延时单元、通道切换开关、预失真处理单元、数字模拟转换器DAC、功率放大器PA、模拟数字转换器ADC、过失真补偿单元、自适应算法单元、表地址产生单元、以及补偿参数查询单元;
其中,所述延时单元的输入端输入数字基带信号,输出端接至通道切换开关的输入端;所述通道切换开关的一输出端接至所述DAC的输入端,另一输出端接至所述预失真处理单元的数据输入端;所述预失真处理单元的输出端接至所述DAC的输入端;所述DAC的输出端接至所述PA的输入端;所述PA的输出端输出放大后的模拟信号,同时所述PA的输出通过反馈耦合至所述ADC的输入端以及所述过失真补偿单元的模拟信号输入端;所述ADC的输出端接至所述过失真补偿单元的数字信号输入端;所述过失真补偿单元的输出端接至所述自适应算法单元的数据输入端,所述自适应算法单元的基带信号输入端输入数字基带信号,所述自适应算法单元的输出端接至所述补偿参数查询单元的更新参数输入端;所述表地址产生单元的输入端输入数字基带信号,输出端接至所述补偿参数查询单元的表地址输入端;所述补偿参数查询单元的输出端接至所述预失真处理单元的补偿参数输入端;
所述延时单元、所述DAC、所述PA、所述ADC、所述过失真补偿单元以及所述自适应算法单元构成训练通道,所述训练通道用于训练预失真补偿参数,并根据预失真补偿参数更新查找表;
所述延时单元、所述预失真处理单元、所述表地址产生单元、补偿参数查询单元、所述DAC以及所述PA构成预失真通道,所述预失真通道用于对数字基带输入信号进行预失真处理,并对经过预失真处理的信号进行DA转换后,进行功率放大并输出;
在所述训练通道中:
所述延时单元,用于对数字训练信号进行延时处理,并将延时处理后的数字训练信号输出至所述DAC;
所述DAC,用于对所述延时处理后的数字训练信号进行数字/模拟D/A转换,得到对应的模拟信号,并输出至所述PA;
所述PA,用于对所述模拟信号进行功率放大后,将输出反馈耦合至所述ADC和所述过失真补偿单元;
所述ADC,用于对所述放大后的模拟信号进行模拟/数字A/D转换,得到对应的数字信号,并输出至所述过失真补偿单元;
所述过失真补偿单元,用于根据所述PA输出的模拟信号,消除所述ADC输出的数字信号中的量化误差失真,并输出消除量化误差失真后的数字信号至所述自适应算法单元;
所述自适应算法单元,用于根据输入的数字训练信号以及所述ADC输出的消除量化误差失真后的数字信号,利用自适应算法进行计算,得到对应的预失真补偿参数,利用所述预失真补偿参数更新查找表;
所述过失真补偿单元包括:本振频率确定模块、直接数字式频率合成器DDS、第一混频器、延时器、加法器、第二混频器以及低通滤波器;
其中,所述本振频率确定模块的输入端为所述过失真补偿单元的模拟信号输入端,所述第一混频器的一信号输入端为所述过失真补偿单元的数字信号输入端,所述低通滤波器的输出端为所述过失真补偿单元的输出端;
所述本振频率确定模块的输出端接至所述DDS的输入端,所述DDS的输出端分别接至所述第一混频器的另一信号输入端以及所述第二混频信号的一信号输入端;所述第一混频器的输出端接至所述延时器的输入端,所述延时器的输出端接至所述加法器的输入端,所述加法器的输出端接至所述第二混频器的另一信号输入端;所述第二混频器的输出端接至所述低通滤波器的输入端;
所述本振频率确定模块,用于根据所述PA输出的模拟信号的频率,确定对应的本振频率,进而确定所述本振频率对应的频率控制字,并将所述本振频率对应的频率控制字输出至所述DDS;
所述DDS,用于根据所述本振频率对应的频率控制字产生对应的本振信号,并将所述本振信号分别输出至所述第一混频器和所述第二混频器;
所述第一混频器,用于对所述本振信号和所述ADC输出的数字信号进行混频,得到第一混频信号,并将所述第一混频信号输出至所述延时器;
所述延时器,用于对所述第一混频信号进行延时处理,以得到所述第一混频信号各周期内的数据,并输出至加法器;
所述加法器,用于将所述第一混频信号各周期内的数据对应相加并求平均,得到对应的数字信号,并输出至所述第二混频器;
所述第二混频器,用于对所述本振信号和所述加法器输出的数字信号进行混频,得到第二混频信号,并将所述第二混频信号输出至所述低通滤波器;
所述低通滤波器,用于对所述第二混频信号进行低通滤波,以滤除数字信号通过所述DDS时产生的镜像频率,从而得到消除量化误差后的数字信号,并输出至所述自适应算法单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安烽火电子科技有限责任公司,未经西安烽火电子科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811125883.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于包络跟踪调制器的负载电流传感器
- 下一篇:一种小型化ODU发射通道电路





